基于微处理器的雷达目标航迹模拟器及验证测试系统

    公开(公告)号:CN105866752B

    公开(公告)日:2018-05-01

    申请号:CN201610170269.3

    申请日:2016-03-23

    Abstract: 本发明公开了一种基于微处理器的雷达目标航迹模拟器及验证测试系统,模拟器包括微处理器模块、通信模块、电源模块和时钟模块;所述微处理器模块,用于实时计算目标航迹,并根据当前波束位置和目标航迹判断目标与波束是否交会,根据设定的漏警率和虚警率输出交会成功后的点迹信息;所述电源模块用于为雷达目标航迹模拟器供电;所述通信模块用于微处理器模块与外部上位机的实时通信;所述时钟模块用于微处理器模块和通信模块的工作时钟输入。本发明的雷达目标航迹模拟器能够模拟雷达天线扫描过程、目标航迹和天线波束的交汇、一定虚警率和漏警率下的点迹产生等信息,并实现与上位机之间的实时通信。

    基于微处理器的雷达目标航迹模拟器及验证测试系统

    公开(公告)号:CN105866752A

    公开(公告)日:2016-08-17

    申请号:CN201610170269.3

    申请日:2016-03-23

    Abstract: 本发明公开了一种基于微处理器的雷达目标航迹模拟器及验证测试系统,模拟器包括微处理器模块、通信模块、电源模块和时钟模块;所述微处理器模块,用于实时计算目标航迹,并根据当前波束位置和目标航迹判断目标与波束是否交会,根据设定的漏警率和虚警率输出交会成功后的点迹信息;所述电源模块用于为雷达目标航迹模拟器供电;所述通信模块用于微处理器模块与外部上位机的实时通信;所述时钟模块用于微处理器模块和通信模块的工作时钟输入。本发明的雷达目标航迹模拟器能够模拟雷达天线扫描过程、目标航迹和天线波束的交汇、一定虚警率和漏警率下的点迹产生等信息,并实现与上位机之间的实时通信。

    基于PowerPC与网口的FPGA与PC的通信方法

    公开(公告)号:CN107783926A

    公开(公告)日:2018-03-09

    申请号:CN201610755309.0

    申请日:2016-08-28

    Abstract: 本发明公开了一种基于PowerPC与网口的FPGA与PC之间的通信方法,该方法使数据在传输过程中无需PowerPC控制,而交由外部模块控制;当有数据写入RAM时,外部模块通过触发中断通知PowerPC处理数据;当PowerPC需要向功能模块传输数据时,通过GPIO口给功能模块上升沿,通知功能模块读取数据。本发明极大地减少了PowerPC在数据接收、存储和发送过程中的时间开销,在高实时性要求的场合能有效降低通信崩溃的可能性。

    基于FPGA和PCIe的高速数据采集与存储系统

    公开(公告)号:CN107766266B

    公开(公告)日:2020-06-19

    申请号:CN201610695492.X

    申请日:2016-08-21

    Abstract: 本发明公开了一种基于FPGA和PCIe的高速数据采集与存储系统,包括AD采集模块、信号预处理模块、双口RAM、PCIe数据传输模块、固态磁盘阵列、自检模块、电源模块、串口控制模块和时钟模块;AD采集模块用于采集信号数据,信号预处理模块对AD采集的数据进行预处理;PCIe数据传输模块用于把FPGA处理过的数据存储至固态磁盘阵列;自检模块用于对存储至固态磁盘阵列的数据进行快速傅里叶变换,判断系统工作是否正常。本发明能够以最高3.6GHz的超高采样速率采集数据,通过对数据进行预处理、完成截位、有选择性的存储以及添加数据标识符,实现实时的数据传输。

    基于PowerPC与网口的FPGA与PC的通信方法

    公开(公告)号:CN107783926B

    公开(公告)日:2020-06-30

    申请号:CN201610755309.0

    申请日:2016-08-28

    Abstract: 本发明公开了一种基于PowerPC与网口的FPGA与PC之间的通信方法,该方法使数据在传输过程中无需PowerPC控制,而交由外部模块控制;当有数据写入RAM时,外部模块通过触发中断通知PowerPC处理数据;当PowerPC需要向功能模块传输数据时,通过GPIO口给功能模块上升沿,通知功能模块读取数据。本发明极大地减少了PowerPC在数据接收、存储和发送过程中的时间开销,在高实时性要求的场合能有效降低通信崩溃的可能性。

    基于FPGA和PCIe的高速数据采集与存储系统

    公开(公告)号:CN107766266A

    公开(公告)日:2018-03-06

    申请号:CN201610695492.X

    申请日:2016-08-21

    Abstract: 本发明公开了一种基于FPGA和PCIe的高速数据采集与存储系统,包括AD采集模块、信号预处理模块、双口RAM、PCIe数据传输模块、固态磁盘阵列、自检模块、电源模块、串口控制模块和时钟模块;AD采集模块用于采集信号数据,信号预处理模块对AD采集的数据进行预处理;PCIe数据传输模块用于把FPGA处理过的数据存储至固态磁盘阵列;自检模块用于对存储至固态磁盘阵列的数据进行快速傅里叶变换,判断系统工作是否正常。本发明能够以最高3.6GHz的超高采样速率采集数据,通过对数据进行预处理、完成截位、有选择性的存储以及添加数据标识符,实现实时的数据传输。

Patent Agency Ranking