一种适用于SPAD阵列的带时间信息的像素地址编码电路

    公开(公告)号:CN114972553A

    公开(公告)日:2022-08-30

    申请号:CN202210516980.5

    申请日:2022-05-12

    Applicant: 南京大学

    Abstract: 本发明提供一种适用于SPAD阵列的带时间信息的像素地址编码电路。该电路包括由N个SPAD探测单元组成的SPAD探测阵列、2条延时链、2个TDC电路和读出电路,SPAD探测单元用于探测光子并输出电压脉冲;2条延时链向相反方向传递延时,每条延时链均包含N个延时时间为τ的基础延时单元,每个SPAD探测单元同时与2条延时链中对应的基础延时单元连接,SPAD探测单元输出的电压脉冲同时在2条延时链中进行反向传递;2条延时链的末端分别连接1个TDC电路;读出电路对2个TDC电路的数据进行读取。本发明采用数字化电路方案,结构简单,无需专门的解码电路提取地址数据,可直接通过计算得到像素地址信息。

    一种适用于SPAD阵列的带时间信息的像素地址编码电路

    公开(公告)号:CN114972553B

    公开(公告)日:2025-04-08

    申请号:CN202210516980.5

    申请日:2022-05-12

    Applicant: 南京大学

    Abstract: 本发明提供一种适用于SPAD阵列的带时间信息的像素地址编码电路。该电路包括由N个SPAD探测单元组成的SPAD探测阵列、2条延时链、2个TDC电路和读出电路,SPAD探测单元用于探测光子并输出电压脉冲;2条延时链向相反方向传递延时,每条延时链均包含N个延时时间为τ的基础延时单元,每个SPAD探测单元同时与2条延时链中对应的基础延时单元连接,SPAD探测单元输出的电压脉冲同时在2条延时链中进行反向传递;2条延时链的末端分别连接1个TDC电路;读出电路对2个TDC电路的数据进行读取。本发明采用数字化电路方案,结构简单,无需专门的解码电路提取地址数据,可直接通过计算得到像素地址信息。

    一种适用于SPAD面阵阵列的事件驱动型读出架构

    公开(公告)号:CN115166697A

    公开(公告)日:2022-10-11

    申请号:CN202210671769.0

    申请日:2022-06-14

    Applicant: 南京大学

    Abstract: 本发明公开了一种适用于SPAD面阵阵列的事件驱动型读出架构。其包括SPAD探测器阵列、地址数据产生电路、事件标识电路和数据读出电路;SPAD探测器阵列用于探测光子并产生时间数据;地址数据产生电路用于对一帧中每个像素的时间数据进行寻址产生地址选择信号,并记录当前地址信息产生地址数据;事件标识电路产生事件标识位,用于判断当前像素在一个探测周期内是否探测到光子,并为数据读出电路提供是否读取当前时间数据的判断依据;数据读出电路依据事件标识位判断结果,对当前时间数据进行舍弃或读出,且读出过程中将地址数据与时间数据组合输出。本发明的架构具备数据筛选和处理功能,能较大程度减少无效数据输出,提升有效数据传输带宽。

Patent Agency Ranking