一种输电线路的重合闸方法

    公开(公告)号:CN1588729A

    公开(公告)日:2005-03-02

    申请号:CN200410064960.0

    申请日:2004-10-14

    Abstract: 一种输电线路的重合闸方法,对同杆并架双回线路继电保护:同杆并架双回线的每回线路应单独配置保护,同杆并架双回线路的主保护采用分相电流差动保护或具有分相命令的纵联保护,对于区内各种形式的单回线故障及跨线故障,均应选跳故障相来,实现自适应重合闸:在输电线路发生故障时应用于高压及超高压输电线路的一种自适应重合闸,线路保护在准确选跳故障相的基础上,结合无严重永久故障判据进行按相顺序重合;即按顺序,先后分相重合跳开相;同杆并架双回线发生故障后,双回线中至少有两异名相健全时才允许重合,否则,两回线必须全部跳开;在最小化重合于永久故障对系统造成冲击的基础上,最大限度的提高系统重合的机会和重合成功的概率。

    一种输电线路的重合闸方法

    公开(公告)号:CN100424953C

    公开(公告)日:2008-10-08

    申请号:CN200410064960.0

    申请日:2004-10-14

    Abstract: 一种输电线路的重合闸方法,对同杆并架双回线路继电保护:同杆并架双回线的每回线路应单独配置保护,同杆并架双回线路的主保护采用分相电流差动保护或具有分相命令的纵联保护,对于区内各种形式的单回线故障及跨线故障,均应选跳故障相来,实现自适应重合闸:在输电线路发生故障时应用于高压及超高压输电线路的一种自适应重合闸,线路保护在准确选跳故障相的基础上,结合无严重永久故障判据进行按相顺序重合;即按顺序,先后分相重合跳开相;同杆并架双回线发生故障后,双回线中至少有两异名相健全时才允许重合,否则,两回线必须全部跳开;在最小化重合于永久故障对系统造成冲击的基础上,最大限度的提高系统重合的机会和重合成功的概率。

    适用于串联电容补偿线路的复合特性阻抗的设置方法

    公开(公告)号:CN101183789A

    公开(公告)日:2008-05-21

    申请号:CN200710133925.3

    申请日:2007-10-25

    Abstract: 适用于串联电容补偿线路的复合特性阻抗的设置方法,①构造常规的接地距离继电器和相间距离继电器;②构造与距离继电器配合使用的电抗继电器;③以上述常规继电器和阻抗继电器为基础,设置不同时间记忆特性,形成两个记忆时间不同的阻抗继电器,即零序电抗继电器和电抗继电器,记忆时间分别为t、T;④根据记忆时间不同阻抗继电器的动作特性,设计动作时序逻辑,即若阻抗继电器同时动作,则认为是正向故障,距离保护可靠判为正方向;若短记忆阻抗继电器先于长记忆动作,则闭锁逻辑起动,距离保护判为反方向。

    适用于串联电容补偿线路的复合特性阻抗的设置方法

    公开(公告)号:CN101183789B

    公开(公告)日:2010-06-02

    申请号:CN200710133925.3

    申请日:2007-10-25

    Abstract: 适用于串联电容补偿线路的复合特性阻抗的设置方法,①构造常规的接地距离继电器和相间距离继电器;②构造与距离继电器配合使用的电抗继电器;③以上述常规继电器和阻抗继电器为基础,设置不同时间记忆特性,形成两个记忆时间不同的阻抗继电器,即零序电抗继电器和电抗继电器,记忆时间分别为t、T;④根据记忆时间不同阻抗继电器的动作特性,设计动作时序逻辑,即若阻抗继电器同时动作,则认为是正向故障,距离保护可靠判为正方向;若短记忆阻抗继电器先于长记忆动作,则闭锁逻辑起动,距离保护判为反方向。

    通道交换试验装置
    5.
    实用新型

    公开(公告)号:CN201061132Y

    公开(公告)日:2008-05-14

    申请号:CN200720040090.2

    申请日:2007-06-26

    CPC classification number: Y02E60/725 Y02E60/7884 Y04S10/20 Y04S40/143

    Abstract: 通道交换试验装置,置于通道发信机或收信机的信号处理单元,衰减器、混频器、窄带滤波器、整流电路和峰值提取电路、A/D和微处理器或CPU构成,装置起动电平发生器;另设有现场可编程控制器FPGA或CPLD,比较器,且通道信号按序接衰减器、混频器、窄带滤波器、整流电路和峰值提取电路、A/D转换电路微处理器或CPU,所述峰值提取电路的输出和装置起动电平分别接比较器输入端,比较器输出端连接现场可编程控制器FPGA,FPGA的数据端口和控制端口连接微处理器或CPU的相应端接口连接;微处理器或CPU的输出端口连接显示器;发信机或收信机的信号输入或输出端通过一隔离器连接FPGA或CPLD的数据输入端。

Patent Agency Ranking