-
公开(公告)号:CN1102892A
公开(公告)日:1995-05-24
申请号:CN94106703.3
申请日:1994-07-02
Applicant: 协力计算机股份有限公司
Inventor: 拉塞尔·N·米罗夫 , 迪克·恩戈克·列 , 弗兰克·米卡劳斯卡斯 , C·约翰·格列本肯珀 , 金英·夸恩
IPC: G06F1/04
CPC classification number: G06F11/1604 , G06F1/06 , G06F11/1608 , H03L7/00
Abstract: 一种用以产生若干多频数字时钟信号,将它们分配到若干同步计时器件的时钟发生器系统,包括以锁定方式操作的两个独立但实际上相同构成的时钟发生器单元。该发生器单元之一的数字时钟信号输出分配至该同步计时器件以及一误差检测电路,后者还接收来自另一时钟发生器单元的数字时钟信号进行相互比较。当检测到误差时,该误差检测电路将产生一个误差信号,以暂停应用本时钟发生器系统的系统的操作,并使时钟发生器复位。