-
公开(公告)号:CN119443023A
公开(公告)日:2025-02-14
申请号:CN202310979735.2
申请日:2023-08-04
IPC: G06F30/392 , G06F30/27 , G06N3/042 , G06F115/02
Abstract: 本申请提供了一种芯片布局及训练方法、电子设备、存储介质和芯片系统,涉及芯片设计技术领域,该方法可以提升布局方法在不同芯片网表间的泛化性。该方法包括:确定第一相对位置信息;第一相对位置信息,为样本芯片中已布局的各个单元中不同单元之间的相对位置信息;确定待训练的图神经网络的第一输入;第一输入基于样本芯片对应的第一网表获得;通过图神经网络,得到第一输出;基于第一输出,执行编码,得到第二相对位置信息;根据第一相对位置信息和第二相对位置信息,计算损失函数值;根据损失函数值,优化图神经网络中的可训练参数。