一种信号处理方法、相关设备与网络

    公开(公告)号:CN117439700A

    公开(公告)日:2024-01-23

    申请号:CN202210821292.X

    申请日:2022-07-13

    Inventor: 肖治宇

    Abstract: 本申请实施例公开了一种信号处理方法、相关设备与网络,用于降低FEC设计与实现的复杂度。本申请实施例提供的信号处理方法包括:生成数据帧,数据帧包括净荷区和开销区,开销区内的前向纠错冗码用于对净荷区内的净荷区数据进行前向纠错,净荷区数据包括数据净荷和物理层训练序列,开销区与净荷区的比特长度的比值为恒定值。调制数据帧,得到光信号。

    调制编码、解调译码的方法、装置、设备及通信系统

    公开(公告)号:CN113949453A

    公开(公告)日:2022-01-18

    申请号:CN202010679255.0

    申请日:2020-07-15

    Abstract: 本申请公开了调制编码、解调译码的方法、装置、设备及通信系统,属于通信技术领域。该调制编码的方法包括:将待传输的比特分为多级,并对分级后的多级比特进行编码,得到多级码字。将多级码字交错映射到符号上。其中,多级码字包括第一码字,第一码字位于多级码字的第Y级,第一码字与除第Y级之外的任一级别中的至少一个码字交叠。这样,不同级别的码字通过映射的符号关联起来,使得多个码字之间交叠的部分,可以互相辅助解调,提高了解调译码的准确率。从而,可以有效降低误码率,提高光传输系统的传输距离。

    一种信号处理系统、方法及装置

    公开(公告)号:CN108353045B

    公开(公告)日:2020-09-18

    申请号:CN201580084610.7

    申请日:2015-11-30

    Abstract: 一种信号处理系统、方法及装置,可利用相位恢复装置接收信息迭代装置反馈的反馈信号,并根据所述反馈信号对均衡器输出的信号进行相位恢复,并输出相位恢复后的信号给后置滤波装置,以由后置滤波装置对所述相位恢复后的信号进行噪声滤除并输出给所述信息迭代装置。即,可以基于信息迭代装置反馈的信号,对均衡器输出的信号进行相位恢复,由于信息迭代装置的输出是针对信号更为准确的判断,所以可以提升相位恢复的精度,减少跳周,提高后置滤波装置输入信号的质量,因此能够解决现有的turbo迭代方式不能或无法较佳地改善后置滤波器的输入信号质量,使得整个系统性能提升受限的问题,提升系统性能。

    信号处理方法、装置及信号接收器

    公开(公告)号:CN105264848B

    公开(公告)日:2019-04-19

    申请号:CN201380000606.9

    申请日:2013-06-27

    Inventor: 肖治宇 常德远

    Abstract: 本发明公开了一种信号处理方法、装置及信号接收器。所述方法包括:根据前向纠错编码时设置的校验关系,检测信号的数据段是否发生了相位跳变以及发生的相位跳变度数;根据相位跳变度数,对发生了相位跳变的数据段进行相位修正;对发生相位跳变并进行了相位修正的数据段进行置信度修正;对置信度修正后的数据段进行前向纠错判决译码,输出处理后的数据段。所述装置为实现该方法的装置。所述信号接收器为包括所述装置的信号接收器。本发明的信号处理方法、装置及信号接收器,通过对信号的数据段进行相位修正和置信度修正,大大降低了相位跳变误判对判决译码的影响,从而解决了相位跳变引起的误码问题。

    译码的方法和设备
    5.
    发明授权

    公开(公告)号:CN105264801B

    公开(公告)日:2018-10-12

    申请号:CN201380002793.4

    申请日:2013-11-14

    Abstract: 本发明实施例提供译码的方法和设备,包括:确定对应于信号质量的译码参数信息,该译码参数信息包括译码矩阵选择规则、译码矩阵列数P、译码迭代次数、译码延迟时间和调制阶数;根据该译码矩阵选择规则、译码矩阵列数P和译码母矩阵,确定译码矩阵;根据调制阶数,对接收到的第二设备发送的数据进行解调;根据该以译码迭代次数和该译码延迟时间,使用该译码矩阵对解调的数据进行译码。本发明实施例所提供的方法和设备可以在不损失性能的情况下实现使用同一套设备对不同码率的数据进行译码,并且能够降低实现的复杂度。

    数据发送器、数据接收器和帧同步方法

    公开(公告)号:CN103190107B

    公开(公告)日:2015-09-23

    申请号:CN201180002527.2

    申请日:2011-10-31

    Abstract: 本发明实施例提供了数据发送器、数据接收器和帧同步方法。数据发送器包括编码模块和处理模块,其中,编码模块,用于对发送数据进行前向纠错FEC编码得到FEC码字,并向处理模块输出FEC码字和用于指示FEC码字的边界位置的指示信号;处理模块,用于根据指示信号在FEC码字中插入训练序列,以便数据接收器根据训练序列确定FEC码字的边界位置。数据接收器包括处理模块和译码模块。根据上述技术方案,通过利用原本会插入到FEC码字中的训练序列来帮助进行帧同步,不会增加系统开销,从而不会提高系统线路速率,并由于训练序列使用效率的提高,可以改善系统性能。

    一种纠错及反馈均衡控制方法和装置

    公开(公告)号:CN102394843A

    公开(公告)日:2012-03-28

    申请号:CN201110182164.7

    申请日:2011-06-30

    CPC classification number: H04L1/005 H04L25/067

    Abstract: 本发明公开了一种纠错及反馈均衡控制方法和装置,所述方法预存训练序列的初始值,通过训练序列得到第一PDF和BERin;再计算第二PDF;由第一PDF和第二PDF得到第三PDF;由本次接收的有效数据的软信息、第三PDF得到该有效数据的软信息的LLR分布;由第三PDF反映的跳周情况与信道噪声畸变程度和BERin调整均衡算法中的系数;利用LLR分布和BERin对本次接收的有效数据的软信息进行纠错硬判并输出。通过训练序列得到BERin和第一PDF,结合第二PDF得到能体现跳周情况和信道噪声畸变程度的第三PDF,对均衡算法系数的调整更有针对性,译码性能改善明显。

    一种译码器及译码方法
    8.
    发明公开

    公开(公告)号:CN102136842A

    公开(公告)日:2011-07-27

    申请号:CN201010571034.8

    申请日:2010-12-02

    Abstract: 本发明实施例公开了一种译码器及译码方法,涉及译码领域,能够较大程度的提高译码器的吞吐量。本发明的译码器包括:R个层运算模块和硬判决输出模块;所述R个层运算模块依次连接,在任意相邻的两个层运算模块中,前一个层运算模块的输出是后一个层运算模块的输入;第N个层运算模块以预定码字长度为并行位宽并行接收待译码数据对应的APP值,对接收的APP值进行更新运算,得到所述待译码数据对应的经过该层运算模块更新运算后的APP值,并将更新运算后的APP值以预定码字长度为并行位宽并行输出;硬判决输出模块接收第R个层运算模块输出的APP值并将其进行硬判决输出。本发明实施例主要用于高吞吐量译码的过程中。

    一种信号处理方法、接收机及数字处理芯片

    公开(公告)号:CN112398765B

    公开(公告)日:2021-10-01

    申请号:CN201910754935.1

    申请日:2019-08-15

    Abstract: 本申请实施例公开了一种信号处理方法、接收机及数字处理芯片,用于降低序列检测的复杂度。本申请实施例方法包括:接收机获取待处理的具有码间串扰ISI的业务信号,之后,接收机确定信息节点集合向ISI校验节点集合传输的第一信息,每个ISI校验节点与信息节点集合中的N个信息节点之间具有对应关系,N为大于或等于1的整数,且N与ISI的记忆长度正相关,接下来,接收机根据第一信息确定ISI校验节点集合向信息节点集合传输的第二信息,进而,对第二信息求和得到用于判决的第一输出信息。

    一种信号处理方法、接收机及数字处理芯片

    公开(公告)号:CN112398765A

    公开(公告)日:2021-02-23

    申请号:CN201910754935.1

    申请日:2019-08-15

    Abstract: 本申请实施例公开了一种信号处理方法、接收机及数字处理芯片,用于降低序列检测的复杂度。本申请实施例方法包括:接收机获取待处理的具有码间串扰ISI的业务信号,之后,接收机确定信息节点集合向ISI校验节点集合传输的第一信息,每个ISI校验节点与信息节点集合中的N个信息节点之间具有对应关系,N为大于或等于1的整数,且N与ISI的记忆长度正相关,接下来,接收机根据第一信息确定ISI校验节点集合向信息节点集合传输的第二信息,进而,对第二信息求和得到用于判决的第一输出信息。

Patent Agency Ranking