-
公开(公告)号:CN102821458B
公开(公告)日:2014-12-10
申请号:CN201210286561.3
申请日:2012-08-13
Applicant: 华为技术有限公司
CPC classification number: H04J3/0605 , H04L7/10 , H04L25/14
Abstract: 本发明提供一种接收侧芯片,包括一处理器,用于获得并执行下述指令:接收发送侧芯片发送的链路信息,根据所述链路信息开启要增设的SerDes链路;按照短元帧周期从所述增设的SerDes链路中接收填充数据,获得所述同步字,并根据所述同步字判断所述增设的SerDes链路是否已经同步;将增设的SerDes链路中的数据的读取周期从短元帧周期切换为长元帧周期,并将所述增设的SerDes链路的数据与所述原SerDes链路的数据对齐;通过所述增设的SerDes链路和所述原SerDes链路接收业务数据。采用本发明的实时方式,当需要增设SerDes链路时,增设的SerDes链路的同步和对齐都不会影响到原SerDes链路的业务数据的正常发送。由于同步操作时,采用的是短元帧周期,因此可以缩短链路调整的时间。
-
公开(公告)号:CN103701711B
公开(公告)日:2017-11-24
申请号:CN201310631315.1
申请日:2013-11-29
Applicant: 华为技术有限公司
IPC: H04L12/803
CPC classification number: H04L49/40
Abstract: 本发明公开了一种调整链路的方法及装置,所述方法包括:第一芯片增加或减少其与第二芯片之间的链路;第一芯片获取其与第二芯片之间未发生变化的链路;第一芯片发送调整请求消息给第二芯片,以及通过未发生变化的链路发送其与第二芯片之间的业务数据给第二芯片,使第二芯片对第一芯片与第二芯片之间的链路进行同步和对齐处理,以及使第二芯片执行第一芯片与第二芯片之间的业务。所述装置包括:调整模块、获取模块和发送模块。本发明可以在不中断芯片之间业务数据传输的情况下调整链路。
-
公开(公告)号:CN102821458A
公开(公告)日:2012-12-12
申请号:CN201210286561.3
申请日:2012-08-13
Applicant: 华为技术有限公司
IPC: H04W56/00
CPC classification number: H04J3/0605 , H04L7/10 , H04L25/14
Abstract: 本发明提供一种接收侧芯片,包括一处理器,用于获得并执行下述指令:接收发送侧芯片发送的链路信息,根据所述链路信息开启要增设的SerDes链路;按照短元帧周期从所述增设的SerDes链路中接收填充数据,获得所述同步字,并根据所述同步字判断所述增设的SerDes链路是否已经同步;将增设的SerDes链路中的数据的读取周期从短元帧周期切换为长元帧周期,并将所述增设的SerDes链路的数据与所述原SerDes链路的数据对齐;通过所述增设的SerDes链路和所述原SerDes链路接收业务数据。采用本发明的实时方式,当需要增设SerDes链路时,增设的SerDes链路的同步和对齐都不会影响到原SerDes链路的业务数据的正常发送。由于同步操作时,采用的是短元帧周期,因此可以缩短链路调整的时间。
-
公开(公告)号:CN104580009B
公开(公告)日:2018-08-21
申请号:CN201510041260.8
申请日:2015-01-28
Applicant: 华为技术有限公司
IPC: H04L12/861
Abstract: 本发明提供一种芯片转发数据的方法及装置。一种芯片转发数据的方法,通过将发送端缓存的空闲存储单元的映射地址,分配给处于所述地址范围内的数据,并根据所述映射地址将处于所述地址范围内的数据同步至发送端缓存;将待修正地址分配给接收端缓存中的、处于所述地址范围之外的数据;当发送端缓存中再次空闲出M个存储单元,则将所有发送端缓存中的待修正地址减去M×L,得到修正后的待修正地址值,如果修正后的待修正地址处于所述发送端缓存的空闲存储单元的地址范围之内,则根据所述修正后的待修正地址将其对应的数据同步到发送端缓存中;解决了现有技术中发送端缓存与接收端缓存之间物理连线复杂的问题。
-
公开(公告)号:CN103778242B
公开(公告)日:2017-07-14
申请号:CN201410047112.2
申请日:2014-02-11
Applicant: 华为技术有限公司
IPC: G06F17/30
Abstract: 本发明的实施例提供一种SERDES参数的搜索方法及装置,涉及电子技术领域,通过多组眼图质量计算M组局部和并进行调整,进而获得最佳SERDES参数。该方案包括:获取来自接收端发送的N个位置的眼图质量;根据N个位置的眼图质量,按照第一预设规则计算M组局部和;确定M组局部和中最大的至少一组局部和;若最大的至少一组局部和所对应的一组标号不是基准组的标号,则将最大的至少一组局部和所对应的标号调整为新的基准组,在对应的N个位置重新标记N个标号;若最大的至少一组局部和所对应的一组标号是基准组的标号,则确定最大的至少一组局部和所对应的一组标号的位置的最优参数位置,进而获取最优参数位置处对应的SERDES参数。
-
公开(公告)号:CN104580009A
公开(公告)日:2015-04-29
申请号:CN201510041260.8
申请日:2015-01-28
Applicant: 华为技术有限公司
IPC: H04L12/861
Abstract: 本发明提供一种芯片转发数据的方法及装置。一种芯片转发数据的方法,通过将发送端缓存的空闲存储单元的映射地址,分配给处于所述地址范围内的数据,并根据所述映射地址将处于所述地址范围内的数据同步至发送端缓存;将待修正地址分配给接收端缓存中的、处于所述地址范围之外的数据;当发送端缓存中再次空闲出M个存储单元,则将所有发送端缓存中的待修正地址减去M×L,得到修正后的待修正地址值,如果修正后的待修正地址处于所述发送端缓存的空闲存储单元的地址范围之内,则根据所述修正后的待修正地址将其对应的数据同步到发送端缓存中;解决了现有技术中发送端缓存与接收端缓存之间物理连线复杂的问题。
-
公开(公告)号:CN103778242A
公开(公告)日:2014-05-07
申请号:CN201410047112.2
申请日:2014-02-11
Applicant: 华为技术有限公司
IPC: G06F17/30
CPC classification number: G06F17/30964
Abstract: 本发明的实施例提供一种SERDES参数的搜索方法及装置,涉及电子技术领域,通过多组眼图质量计算M组局部和并进行调整,进而获得最佳SERDES参数。该方案包括:获取来自接收端发送的N个位置的眼图质量;根据N个位置的眼图质量,按照第一预设规则计算M组局部和;确定M组局部和中最大的至少一组局部和;若最大的至少一组局部和所对应的一组标号不是基准组的标号,则将最大的至少一组局部和所对应的标号调整为新的基准组,在对应的N个位置重新标记N个标号;若最大的至少一组局部和所对应的一组标号是基准组的标号,则确定最大的至少一组局部和所对应的一组标号的位置的最优参数位置,进而获取最优参数位置处对应的SERDES参数。
-
公开(公告)号:CN103701711A
公开(公告)日:2014-04-02
申请号:CN201310631315.1
申请日:2013-11-29
Applicant: 华为技术有限公司
IPC: H04L12/803
CPC classification number: H04L49/40
Abstract: 本发明公开了一种调整链路的方法及装置,所述方法包括:第一芯片增加或减少其与第二芯片之间的链路;第一芯片获取其与第二芯片之间未发生变化的链路;第一芯片发送调整请求消息给第二芯片,以及通过未发生变化的链路发送其与第二芯片之间的业务数据给第二芯片,使第二芯片对第一芯片与第二芯片之间的链路进行同步和对齐处理,以及使第二芯片执行第一芯片与第二芯片之间的业务。所述装置包括:调整模块、获取模块和发送模块。本发明可以在不中断芯片之间业务数据传输的情况下调整链路。
-
-
-
-
-
-
-