-
公开(公告)号:CN118944806A
公开(公告)日:2024-11-12
申请号:CN202310535099.4
申请日:2023-05-12
Applicant: 华为技术有限公司
IPC: H04L1/00
Abstract: 本申请实施例公开了控制方法和装置,涉及控制技术领域,能够降低级联码系统的功率。该方法包括:获取链路的误码率。根据上述误码率确定目标信息。其中,上述目标信息用于指示对上述链路传输的数据进行外码帧检错的比率,上述数据包括内码帧和外码帧。可以看出,本申请实施例提供的方法,可以根据链路的误码率动态调整级联码系统对链路传输的数据进行外码帧检错的比率。相较于相关技术中级联码系统对链路传输的数据均进行外码帧检错。本申请实施例提供的方法可以根据链路的误码率仅对部分或不对链路传输的数据均进行外码帧检错,从而降低级联码系统中外码帧检错电路的功耗,由此降低级联码系统的功率。
-
公开(公告)号:CN118677566A
公开(公告)日:2024-09-20
申请号:CN202310301981.2
申请日:2023-03-17
Applicant: 华为技术有限公司
IPC: H04L1/00
Abstract: 一种数据传输方法及相关装置。该方法包括:选择第一译码路径和第二译码路径;该第一译码路径和第二译码路径为该N个逻辑通道中的第一逻辑通道包括的L条译码路径中的路径;通过该第一译码路径对该第一编码数据流进行检错译码,获得检错结果;根据该检错结果获取目标译码路径输出的第一译码数据流,该第一译码数据流为该第一编码数据流译码得到数据流;该目标译码路径为该第一译码路径和/或第二译码路径,该第二译码路径用于对该第一编码数据流进行纠错译码。本申请提供了一种可以同时满足高编码增益和低译码时延的数据传输方法及相关装置。
-
公开(公告)号:CN114586297B
公开(公告)日:2024-06-11
申请号:CN201980101553.7
申请日:2019-10-22
Applicant: 华为技术有限公司
IPC: H04J3/06
Abstract: 本申请实施例公开了一种同步方法及设备:首先,设备按预定周期在MAC层向PHY层发送的数据码流中标注出周期性码块,之后通过PHY层向对端设备发送上述数据码流,并在发送时记录下每个周期性码块的发送时间作为第一时间戳,且将第一时间戳返回MAC层。即设备在PHY层通过对从MAC层接收到周期性码块打上时间戳的方式,设置了一个基于PHY层的时间参考标尺(即第一时间戳),若有同步报文需发送至对端设备,由于时间参考标尺是在PHY层标记的时间戳,因此,设备就会以该时间参考标尺实时计算该同步报文实质从PHY层发出的时间点(即打上发送时间戳),从而可得到同步报文由PHY层发送的时间点,消除了PHY层的时延,提高了同步报文(如,1588报文)的发送时间戳的精度。
-
公开(公告)号:CN117978558A
公开(公告)日:2024-05-03
申请号:CN202211314077.7
申请日:2022-10-25
Applicant: 华为技术有限公司
IPC: H04L12/12
Abstract: 本公开的实施例提供了一种功耗管理方法、网络设备、存储介质和程序产品。该方法可以包括:网络设备确定时间片的长度,该时间片的长度用于设置网络设备的至少一个物理层接口的状态,该时间片的长度包括活跃时间段、低功耗时间段和唤醒时间段,该物理层接口在所述活跃时间段中处于工作状态,该物理层接口在所述低功耗时间段中处于低功耗状态,该唤醒时间段用于该物理层接口从低功耗状态转换到工作状态;以及该网络设备基于所述时间片的长度来设置至少一个物理层接口的状态。本公开的实施例可以在低负载情况下,实现与流量到达模式无关的节能效果。
-
公开(公告)号:CN117692099A
公开(公告)日:2024-03-12
申请号:CN202311484126.6
申请日:2019-06-04
Applicant: 华为技术有限公司
IPC: H04L1/00
Abstract: 本申请提供了一种以太网数据传输的方法,包括:第一设备向第二设备发送第一比特流,第一比特流是通过第一设备的物理层的N个逻辑通道发送的;第一设备向第二设备发送第一触发标记组,第一触发标记组用于指示第一比特流结束发送;响应于第一触发标记组的发送,第一设备向第二设备发送第二比特流,第二比特流是通过第一设备的物理层的P个逻辑通道发送的,N、P均为正整数。通过触发标记的发送,指示对比特流的处理方式变化的时间,从而实现比特流传输的过程中第一设备和第二设备物理层工作模式的无误码切换,在保证数据传输的同时,对以太网接口的功率、数据传输的延时等进行调整。
-
公开(公告)号:CN112039629B
公开(公告)日:2023-11-17
申请号:CN201910483078.6
申请日:2019-06-04
Applicant: 华为技术有限公司
IPC: H04L1/00
Abstract: 本申请提供了一种以太网数据传输的方法,包括:第一设备向第二设备发送第一比特流,第一比特流是通过第一设备的物理层的N个逻辑通道发送的;第一设备向第二设备发送第一触发标记组,第一触发标记组用于指示第一比特流结束发送;响应于第一触发标记组的发送,第一设备向第二设备发送第二比特流,第二比特流是通过第一设备的物理层的P个逻辑通道发送的,N、P均为正整数。通过触发标记的发送,指示对比特流的处理方式变化的时间,从而实现比特流传输的过程中第一设备和第二设备物理层工作模式的无误码切换,在保证数据传输的同时,对以太网接口的功率、数据传输的延时等进行调整。
-
公开(公告)号:CN116250220A
公开(公告)日:2023-06-09
申请号:CN202080104690.9
申请日:2020-08-28
Applicant: 华为技术有限公司
Abstract: 本申请实施例提供一种多芯片封装结构、交换机,涉及一种多芯片封装结构、交换机,用于解决不同交换能力的交换机,需要制备相应交换容量的交换机芯片,导致制作成本较高的问题。该多芯片封装结构包括封装基板以及设置于封装基板上的多个交换机芯片。交换机芯片包括至少两个网络接口,以及至少一个芯片到芯片D2D接口。交换机芯片用于通过至少两个网络接口接入网络,且与网络之间收发数据。交换机芯片还用于通过至少一个D2D接口中的每个D2D接口与一个其他的交换机芯片相连,在彼此之间收发数据。交换机芯片还用于将接收自至少两个网络接口或至少一个D2D接口的数据,转发至至少两个网络接口和至少一个D2D接口中的至少一个接口。
-
公开(公告)号:CN114157517A
公开(公告)日:2022-03-08
申请号:CN202011375388.5
申请日:2020-11-30
Applicant: 华为技术有限公司
Abstract: 本申请实施例公开了一种接口、数据处理方法、装置及网络设备,该接口能够被PHY芯片中的多个PHY模块和MAC芯片中的多个MAC模块共享,利用时隙和PHY模块之间的关系以及时隙和MAC模块之间的关系,通过每个方向对应的一条物理通道实现PHY芯片和MAC芯片之间多种不同速率的数据码流传输,不仅无需占用大量的芯片管脚和电路板面积,而且解决了现有的串行化MII无法兼容多种不同速率以及无法实现多个PHY模块和多个MAC模块共享的问题,实现了PHY芯片和MAC芯片之间多种不同速率的数据码流有序传输的效果。
-
公开(公告)号:CN1210915C
公开(公告)日:2005-07-13
申请号:CN02122320.3
申请日:2002-06-06
Applicant: 华为技术有限公司
Abstract: 一种涉及数字信息的传输的以太网交换芯片端口互访控制的方法,其特征在于:在多端口以太网交换芯片的每个端口上设置端口互访控制属性,反映交换芯片各端口对于数据交换的允通级别,允通级别可分为若干级;在数据交换中,高允通级别之间的数据交换的数据帧予以通过,低允通级别之间的数据交换的数据帧予以丢弃,端口互访控制属性附加在数据帧的控制信息中,交换芯片接收数据帧后,查询源端口的允通级别,经过正常转发流程,查询目的端口的的允通级别,再根据源端口和目的端口的允通级别,决定将数据帧予以通过或予以丢弃。本发明可简单、低成本地实现用户互访隔离,组网方式灵活,与现有的电信接入不会产生冲突,且支持堆叠扩展。
-
公开(公告)号:CN1447563A
公开(公告)日:2003-10-08
申请号:CN02107650.2
申请日:2002-03-22
Applicant: 华为技术有限公司
Abstract: 一种涉及电通信技术的以太网交换机堆叠加速处理方法,在交换芯片构成的堆叠链路中,交换芯片接收的数据帧所经过的正常转发流程如下:a.接收数据帧;b.帧的协议处理和帧的目的端口转发查找;c.判断其目的端口是否为本地端口,若其目的端口为本地端口,则经过流程d.发到该帧的目的端口,其特征在于:在所述的流程b之前,设置一堆叠处理分支判断数据帧的源端口是否为堆叠端口,至少对于源端口被判定为堆叠端口的数据帧,再进行当前芯片是否为堆叠链路末端的判断,若当前芯片不是堆叠链路末端,则将数据帧快速发到下一个堆叠端口,本发明能够加快堆叠链路转发,实用性强,可靠性高,成本低廉,适于芯片实现。
-
-
-
-
-
-
-
-
-