-
公开(公告)号:CN103188059A
公开(公告)日:2013-07-03
申请号:CN201110448673.X
申请日:2011-12-28
Applicant: 华为技术有限公司
CPC classification number: H04L1/08 , H04L1/16 , H04L1/1809 , H04L1/1816 , H04L69/40 , H04L2001/0094
Abstract: 本发明公开了一种快速通道互联系统中数据包重传方法、装置和系统,其中方法包括:检测经QPI总线连接的第一节点的第一物理层接收的、来自QPI总线连接的第二节点的第二数据包;缓存检测正确的第二数据包;生成对检测错误的第二数据包的第一重传请求并向第二节点发送;将检测错误的第二数据包之前缓存的第二数据包发送给第一节点的第一协议层;检测与第一重传请求对应的第二数据包,如果检测正确,将与第一重传请求对应的第二数据包发送给第一协议层;将检测错误的第二数据包之后缓存的第二数据包发送给第一协议层;在接收到第二重传请求时,确定与第二重传请求对应的第一数据包并向第二节点发送。本发明有利于提高系统资源的利用率。
-
公开(公告)号:CN102651712A
公开(公告)日:2012-08-29
申请号:CN201210143434.8
申请日:2012-05-10
Applicant: 华为技术有限公司
IPC: H04L12/56
CPC classification number: H04L41/0654 , H04L12/437 , H04L12/6418 , H04L45/04 , H04L45/28 , H04L69/324
Abstract: 本发明提供一种多处理器系统的节点路由方法、控制器及多处理器系统,方法包括:获知多处理器系统内节点之间的可用链路的状态,所述多处理器系统包括第一子网,所述第一子网包括相连的至少两个节点;当所述第一子网中至少有一个链路发生故障时,重新选定所述第一子网中所有节点之间的可用链路,以使所述第一子网中的节点利用所述重新选定的可用链路路由报文;重新选定的可用链路为所述第一子网中,每个节点上除去与故障链路的维度序号相同的链路之后剩余的链路,其中,维度序号为一条链路在两端节点的编号,一条链路在两端节点的编号相同。
-
公开(公告)号:CN102301363A
公开(公告)日:2011-12-28
申请号:CN201180000970.6
申请日:2011-06-30
Applicant: 华为技术有限公司
IPC: G06F15/163
CPC classification number: G06F15/173
Abstract: 本发明实施例公开了一种数据处理节点、系统及方法,涉及计算机领域,可以实现计算机系统的灵活扩展。所述数据处理节点,包括多个处理器CPU,每个CPU包括多个互连接口,所述CPU之间通过互连接口全互连以形成CPU模块,所述CPU模块至少预留一个互连接口与互连板的对内互连接口连接,所述互连板包括至少一个对外互连接口,用于与其他数据处理节点的互连板的对外互连接口连接,本发明应用于计算机领域。
-
公开(公告)号:CN105450588A
公开(公告)日:2016-03-30
申请号:CN201410373324.X
申请日:2014-07-31
Applicant: 华为技术有限公司
Abstract: 本发明的实施例提供了一种基于RDMA的数据传输方法及RDMA网卡,涉及通信领域,能够简化RDMA网卡向处理器传输报文的过程中繁复的总线转化和多级组件的传递过程,提高了RDMA网卡与处理器之间传输报文的效率,该方法包括:第一节点的RDMA网卡接收第二节点的RDMA网卡发送的RDMA读请求;该RDMA读请求包括RDMA读请求请求读取的数据在第一节点的内存中的存储地址;对RDMA读请求进行解析,得到存储地址,生成ACE读请求;将ACE读请求发送至第二节点的处理器;接收第一节点的处理器返回的第一ACE响应消息;解析第一ACE响应消息,得到RDMA读请求请求读取的数据,并生成RDMA响应消息;将RDMA响应消息发送至第二节点的RDMA网卡。本发明应用于节点间的数据传输。
-
公开(公告)号:CN103141050B
公开(公告)日:2014-11-05
申请号:CN201280001769.4
申请日:2012-12-20
Applicant: 华为技术有限公司
IPC: H04L1/16 , H04L1/18 , H04L29/08 , H04L12/931
Abstract: 本发明实施例公开了一种快速通道互联系统中数据包重传方法、节点,当第一节点作为发送端时,仅向第二节点重传检测错误的第一数据包,避免了向第二节点重复发送第二节点已正确接收的第一数据包,由此节省了数据包重传所需占用的系统资源,进而有利于提高系统资源的利用率;当第一节点作为接收端时,第一节点的第一链路层缓存在发送第一重传请求至接收第一重传响应期间正确接收的第二数据包,并在正确接收到第二节点重传的第二数据包之后,向第一协议层发送上述期间缓存的第二数据包,实现了当第二节点仅重传检测错误的第二数据包的情形下,第一节点不会丢包,由此保障了基于QPI总线传输数据包的可靠性。
-
公开(公告)号:CN102388373B
公开(公告)日:2013-03-20
申请号:CN201180001881.3
申请日:2011-09-30
Applicant: 华为技术有限公司
IPC: G06F12/08
CPC classification number: G06F12/084 , G06F12/0806 , G06F12/0811 , G06F2212/1012
Abstract: 本发明实施例公开了一种访问高速缓冲存储器的方法及非真实缓存代理,涉及计算机技术领域,能够在提高本地数据命中率和Cache访问效率的基础上,降低节点控制器的开发成本。本发明的方法应用于多处理器系统中,该系统包含至少一个节点控制器NC,NC内嵌有至少一个符合处理器微结构级互连协议的非真实缓存代理FCA,FCA连接有至少一个FCA存储器,FCA存储器存有该多处理系统中内存间共享的数据,本发明的方法包括:当NC接收到数据请求时,FCA从与其连接的FCA存储器中获取数据请求中所需的目标数据;将目标数据发送给数据请求的发出方。本发明实施例主要用于多处理器系统中访问高速缓存数据的过程中。
-
公开(公告)号:CN102177675A
公开(公告)日:2011-09-07
申请号:CN201180000423.8
申请日:2011-04-18
Applicant: 华为技术有限公司
CPC classification number: H03K5/135 , G06F1/10 , H04J3/0685
Abstract: 本发明实施例提供通信网络系统中的时钟信号传递方法及通信网络系统,其中的一种方法包括:第二通信设备接收第一通信设备发送的第一随路时钟信号,以作为第二通信设备的接收时钟信号;第二通信设备根据第二通信设备的接收时钟信号,获得第二通信设备的发送时钟信号;第二通信设备向第三通信设备发送携带第二通信设备的发送时钟信号的数据。本发明实施例能够保证相互通信的两个通信节点的数据传输都参考同一个时钟源,从而避免了由于各个通信设备的时钟源不相同而导致的接收方通信节点内部的通信设备的频率偏差的问题,能够使得接收方通信节点内部的通信设备各自的传输速率匹配,避免丢包现象的发生,从而提高了传输可靠性。
-
公开(公告)号:CN102651712B
公开(公告)日:2014-05-07
申请号:CN201210143434.8
申请日:2012-05-10
Applicant: 华为技术有限公司
IPC: H04L12/705 , H04L12/703
CPC classification number: H04L41/0654 , H04L12/437 , H04L12/6418 , H04L45/04 , H04L45/28 , H04L69/324
Abstract: 本发明提供一种多处理器系统的节点路由方法、控制器及多处理器系统,方法包括:获知多处理器系统内节点之间的可用链路的状态,所述多处理器系统包括第一子网,所述第一子网包括相连的至少两个节点;当所述第一子网中至少有一个链路发生故障时,重新选定所述第一子网中所有节点之间的可用链路,以使所述第一子网中的节点利用所述重新选定的可用链路路由报文;重新选定的可用链路为所述第一子网中,每个节点上除去与故障链路的维度序号相同的链路之后剩余的链路,其中,维度序号为一条链路在两端节点的编号,一条链路在两端节点的编号相同。
-
公开(公告)号:CN102141975B
公开(公告)日:2013-10-09
申请号:CN201110081757.4
申请日:2011-04-01
Applicant: 华为技术有限公司
IPC: G06F15/173
CPC classification number: G06F15/173 , G06F15/17362
Abstract: 一种计算机系统,包括m组,每组n个节点,m数值为大于等于1的自然数,n数值为大于等于2的自然数,每一节点包括一第一节点控制器以及一第二节点控制器,所述节点通过所述第一节点控制器以及第二节点控制器直接或间接连接而实现信息互通;对于直接连接的节点,任一节点的第一控制器与其它节点的第一控制器对应连接,而所述任一节点的第二控制器与所述其它节点的第二控制器对应连接,从而形成所述节点间的双互联架构。上述计算机系统的相连节点通过节点控制器直接互联,不需要通过额外的互联模块,便能完成跨节点之间的信息交互连接,如此既能减少互联芯片的使用,又能缩短跨节点访问的路径并减少访问延迟时间,既能降低成本,又能提高系统性能。
-
公开(公告)号:CN103141050A
公开(公告)日:2013-06-05
申请号:CN201280001769.4
申请日:2012-12-20
Applicant: 华为技术有限公司
IPC: H04L1/16 , H04L1/18 , H04L29/08 , H04L12/931
Abstract: 本发明实施例公开了一种快速通道互联系统中数据包重传方法、节点,当第一节点作为发送端时,仅向第二节点重传检测错误的第一数据包,避免了向第二节点重复发送第二节点已正确接收的第一数据包,由此节省了数据包重传所需占用的系统资源,进而有利于提高系统资源的利用率;当第一节点作为接收端时,第一节点的第一链路层缓存在发送第一重传请求至接收第一重传响应期间正确接收的第二数据包,并在正确接收到第二节点重传的第二数据包之后,向第一协议层发送上述期间缓存的第二数据包,实现了当第二节点仅重传检测错误的第二数据包的情形下,第一节点不会丢包,由此保障了基于QPI总线传输数据包的可靠性。
-
-
-
-
-
-
-
-
-