一种基于无参考的模糊图像质量评价方法

    公开(公告)号:CN103927734B

    公开(公告)日:2016-12-28

    申请号:CN201310012115.8

    申请日:2013-01-11

    Abstract: 本发明属于图像质量评价领域,公开了一种基于无参考的模糊图像质量评价方法,该方法首先对待评图像进行重叠双正交变换;然后对变换系数做非均匀量化,主要是对高频分量进行粗量化,对低频系数进行细量化;再对重组系数进行反量化和重叠双正交逆变换获得参考图像;最后计算待评图像与生成的参考图像之间差异,得到图像质量评价因子从而对原图像进行质量的评估。评价结果与主观评价结果有较好的一致性,可以用于对模糊图像的评价应用中,大大提高了图像质量评价的可行性和简单性;解决了在没有参考图像或无法获取参考图像的情况下难以实现客观评价图像质量的问题。

    一种基于无参考的模糊图像质量评价方法

    公开(公告)号:CN103927734A

    公开(公告)日:2014-07-16

    申请号:CN201310012115.8

    申请日:2013-01-11

    Abstract: 本发明属于图像质量评价领域,公开了一种基于无参考的模糊图像质量评价方法,该方法首先对待评图像进行重叠双正交变换;然后对变换系数做非均匀量化,主要是对高频分量进行粗量化,对低频系数进行细量化;再对重组系数进行反量化和重叠双正交逆变换获得参考图像;最后计算待评图像与生成的参考图像之间差异,得到图像质量评价因子从而对原图像进行质量的评估。评价结果与主观评价结果有较好的一致性,可以用于对模糊图像的评价应用中,大大提高了图像质量评价的可行性和简单性;解决了在没有参考图像或无法获取参考图像的情况下难以实现客观评价图像质量的问题。

    一种图像质量的评估方法和装置

    公开(公告)号:CN104616310B

    公开(公告)日:2017-08-25

    申请号:CN201510077180.8

    申请日:2015-02-12

    Abstract: 本发明提供一种图像质量的评估方法和装置。所述方法包括:对原始图像进行双边滤波处理,生成第一滤波图像;对所述原始图像对应的待评估图像进行双边滤波处理,生成第二滤波图像;将所述第一滤波图像与所述第二滤波图像进行相减运算,获得残差图像;并计算所述残差图像的熵;计算所述原始图像对应的第一噪声边缘图像和计算所述待评估图像对应的第二噪声边缘图像;计算所述第一噪声边缘图像和第二噪声边缘图像之间的差异,生成峰值信噪比;根据所述残差图像的熵和所述峰值信噪比,对所述待评估图像的质量进行评估,生成评估值,并输出。本发明能够提高图像评估的准确性。

    一种二维小波变换集成电路结构

    公开(公告)号:CN101697486A

    公开(公告)日:2010-04-21

    申请号:CN200910272263.7

    申请日:2009-09-27

    Abstract: 一种二维小波变换集成电路结构,属于超大规模集成电路设计技术和图像处理、图像压缩处理技术中的小波变换领域,目的在于提高整个变换电路结构的响应速度和输出速率。本发明包括串并转换电路、一维行滤波电路和一维列滤波电路,串并转换电路将输入的图像数据,转换为并行数据送到一维行滤波电路;一维行滤波电路在单位内部时钟周期内输出四个行滤波系数到两个一维列滤波电路;两个一维列滤波电路完成整个列滤波运算并输出结果。本发明与传统的方法相比,消耗较短的计算时间,较少的内部存储器和较短的输出延时,具有系统响应快,输出速率高等特点,适应于高速运算等应用场合。

    一种并行提升9/7小波基的VLSI结构

    公开(公告)号:CN101059866A

    公开(公告)日:2007-10-24

    申请号:CN200710052272.6

    申请日:2007-05-23

    Abstract: 一种并行提升9/7小波基的VLSI结构,属于图像压缩处理中的小波变换领域,目的在于有效减少所需的硬件资源,提高最大工作频率,以适于高速、硬件资源要求比较严格的应用场合。本发明包括四个实现不同提升步骤的处理单元,各处理单元由乘法器,加法器,反相器和延时寄存器组成,其中提升系数 a=-4,b=12,c=-16/5,,。为了缩短结构的关键路径,本发明可以在不同的处理单元之间加入流水线寄存器来减小关键路径延时。本发明与传统的9/7小波基VLSI结构具有类似的压缩性能,但是具有最小的硬件资源和最短的关键路径延时,可有效地应用于各种高速、硬件资源要求比较严格的各种系统中。

    一种并行提升9/7小波基的VLSI结构

    公开(公告)号:CN100517382C

    公开(公告)日:2009-07-22

    申请号:CN200710052272.6

    申请日:2007-05-23

    Abstract: 一种并行提升9/7小波基的VLSI结构,属于图像压缩处理中的小波变换领域,目的在于有效减少所需的硬件资源,提高最大工作频率,以适于高速、硬件资源要求比较严格的应用场合。本发明包括四个实现不同提升步骤的处理单元,各处理单元由乘法器,加法器,反相器和延时寄存器组成,其中提升系数a=-4,b=12,c=-16/5,k1=5/96,k2=-/16。为了缩短结构的关键路径,本发明可以在不同的处理单元之间加入流水线寄存器来减小关键路径延时。本发明与传统的9/7小波基VLSI结构具有类似的压缩性能,但是具有最小的硬件资源和最短的关键路径延时,可有效地应用于各种高速、硬件资源要求比较严格的各种系统中。

Patent Agency Ranking