一种相变存储器数据写入方法

    公开(公告)号:CN106057236A

    公开(公告)日:2016-10-26

    申请号:CN201610348925.4

    申请日:2016-05-24

    CPC classification number: G11C13/0069

    Abstract: 一种相变存储器数据写入方法,属于存储器的数据存储方法,解决现有相变存储器数据写入方法存在的未最大化地利用能耗预算问题,以提升相变存储器(PCM)的写性能和寿命。本发明包括读出数据步骤、分析数据步骤、写入数据步骤。本发明针对PCM写“0”和写“1”的延时及能耗的不对称性,充分利用PCM的能耗预算(power budget),通过分别记录每一个数据单元待修改的“0”和“1”的个数,对每一个数据单元写入顺序重新调度,最大化对能耗预算的利用,进一步缩短PCM的写延迟,从而提升写性能和寿命。

    一种非易失性内存系统及其管理方法

    公开(公告)号:CN103810112B

    公开(公告)日:2016-08-17

    申请号:CN201410041776.8

    申请日:2014-01-28

    CPC classification number: Y02D10/13

    Abstract: 本发明公开了一种非易失性内存系统及其管理方法,利用非易失PCM存储器件构建非易失性内存,并在主机内存管理模块中添加对非易失内存的管理,实现非易失内存与传统DRAM内存的统一管理,能与传统DRAM内存融合组成统一的内存供主机处理器访问。本发明可以解决传统DRAM内存的掉电数据丢失的问题、数据一致性等问题,同时还能降低主机内存的能耗。

    一种非易失存储器和动态随机存取存储器的融合内存系统

    公开(公告)号:CN103810113B

    公开(公告)日:2016-07-06

    申请号:CN201410041777.2

    申请日:2014-01-28

    Abstract: 本发明公开了一种非易失存储器和动态随机存取存储器的融合内存系统,将非易失存储器和动态随机存取存储器融合在一起,共同作为计算机系统的内存统一管理,其中动态随机存取存储器既可以与非易失存储器统一编址,亦可以以部分容量充当非易失存储器的高速缓冲存储器(cache),其cache空间的容量大小自适应数据负载特点而动态可配,以便加快非易失存储器的访问速度,并能降低I/O访问磁盘频率,提高计算机系统整体性能。

    一种非易失性内存系统及其管理方法

    公开(公告)号:CN103810112A

    公开(公告)日:2014-05-21

    申请号:CN201410041776.8

    申请日:2014-01-28

    CPC classification number: Y02D10/13

    Abstract: 本发明公开了一种非易失性内存系统及其管理方法,利用非易失PCM存储器件构建非易失性内存,并在主机内存管理模块中添加对非易失内存的管理,实现非易失内存与传统DRAM内存的统一管理,能与传统DRAM内存融合组成统一的内存供主机处理器访问。本发明可以解决传统DRAM内存的掉电数据丢失的问题、数据一致性等问题,同时还能降低主机内存的能耗。

    一种相变存储器数据写入方法

    公开(公告)号:CN106057236B

    公开(公告)日:2018-10-16

    申请号:CN201610348925.4

    申请日:2016-05-24

    Abstract: 一种相变存储器数据写入方法,属于存储器的数据存储方法,解决现有相变存储器数据写入方法存在的未最大化地利用能耗预算问题,以提升相变存储器(PCM)的写性能和寿命。本发明包括读出数据步骤、分析数据步骤、写入数据步骤。本发明针对PCM写“0”和写“1”的延时及能耗的不对称性,充分利用PCM的能耗预算(power budget),通过分别记录每一个数据单元待修改的“0”和“1”的个数,对每一个数据单元写入顺序重新调度,最大化对能耗预算的利用,进一步缩短PCM的写延迟,从而提升写性能和寿命。

Patent Agency Ranking