-
公开(公告)号:CN103716038B
公开(公告)日:2016-05-25
申请号:CN201310727395.0
申请日:2013-12-25
Applicant: 华中科技大学
IPC: H03K19/173 , G11C16/06
CPC classification number: H03K19/00346 , G11C13/0004 , G11C13/004 , H03K19/1733 , H03K19/17724 , H03K19/20
Abstract: 本发明公开了一种基于相变存储器的非易失性逻辑门电路,包括第一相变存储器、第二相变存储器、第一可控开关元件和第一电阻;第一相变存储器的第一端作为与门电路的第一输入端,第二相变存储器的第一端作为与门电路的第二输入端;第一可控开关元件的第一端与第一相变存储器的第二端连接,第一可控开关元件的第二端接地;第一电阻的一端与第二相变存储器的第一端连接,第一电阻的另一端接地;第二相变存储器的第一端作为与门电路的输出端。本发明基于材料晶态-非晶态相变的非易失性阻态变化实现“与”、“或”、“非”三种基本布尔逻辑运算,并且能实现在一个逻辑门电路同时进行信息的存储和处理的效果。
-
公开(公告)号:CN104539280A
公开(公告)日:2015-04-22
申请号:CN201410676373.0
申请日:2014-11-23
Applicant: 华中科技大学
IPC: H03K19/00
CPC classification number: G06N3/06
Abstract: 本发明公开了一种基于忆阻器实现多层识别的电路及其控制方法,来模拟生物大脑的多状态(认知、熟悉、陌生)认知能力。通过分别调节第二输入端与第一输入端信号脉冲的匹配数目和第二输入端信号脉冲幅值来实现多层次脉冲识别。第一输入端输入信号代表已存储在生物大脑中的样本信号,第二输入端输入信号代表生物大脑接收到外界环境的刺激信号,这种识别方法的原理是通过控制大脑存储的样本信号和外界环境的刺激信号相互匹配,来调控大脑对于外界刺激的识别状态,实现多层次识别技术。
-
公开(公告)号:CN104539280B
公开(公告)日:2017-10-27
申请号:CN201410676373.0
申请日:2014-11-23
Applicant: 华中科技大学
IPC: H03K19/00
CPC classification number: G06N3/06
Abstract: 本发明公开了一种基于忆阻器实现多层识别的电路及其控制方法,来模拟生物大脑的多状态(认知、熟悉、陌生)认知能力。通过分别调节第二输入端与第一输入端信号脉冲的匹配数目和第二输入端信号脉冲幅值来实现多层次脉冲识别。第一输入端输入信号代表已存储在生物大脑中的样本信号,第二输入端输入信号代表生物大脑接收到外界环境的刺激信号,这种识别方法的原理是通过控制大脑存储的样本信号和外界环境的刺激信号相互匹配,来调控大脑对于外界刺激的识别状态,实现多层次识别技术。
-
公开(公告)号:CN103716038A
公开(公告)日:2014-04-09
申请号:CN201310727395.0
申请日:2013-12-25
Applicant: 华中科技大学
IPC: H03K19/173 , G11C16/06
CPC classification number: H03K19/00346 , G11C13/0004 , G11C13/004 , H03K19/1733 , H03K19/17724 , H03K19/20
Abstract: 本发明公开了一种基于相变存储器的非易失性逻辑门电路,包括第一相变存储器、第二相变存储器、第一可控开关元件和第一电阻;第一相变存储器的第一端作为与门电路的第一输入端,第二相变存储器的第一端作为与门电路的第二输入端;第一可控开关元件的第一端与第一相变存储器的第二端连接,第一可控开关元件的第二端接地;第一电阻的一端与第二相变存储器的第一端连接,第一电阻的另一端接地;第二相变存储器的第一端作为与门电路的输出端。本发明基于材料晶态-非晶态相变的非易失性阻态变化实现“与”、“或”、“非”三种基本布尔逻辑运算,并且能实现在一个逻辑门电路同时进行信息的存储和处理的效果。
-
公开(公告)号:CN203661035U
公开(公告)日:2014-06-18
申请号:CN201320865071.9
申请日:2013-12-25
Applicant: 华中科技大学
IPC: H03K19/173 , G11C16/06
Abstract: 本实用新型公开了一种基于相变存储器的非易失性逻辑门电路,包括第一相变存储器、第二相变存储器、第一可控开关元件和第一电阻;第一相变存储器的第一端作为与门电路的第一输入端,第二相变存储器的第一端作为与门电路的第二输入端;第一可控开关元件的第一端与第一相变存储器的第二端连接,第一可控开关元件的第二端接地;第一电阻的一端与第二相变存储器的第一端连接,第一电阻的另一端接地;第二相变存储器的第一端作为与门电路的输出端。本实用新型基于材料晶态-非晶态相变的非易失性阻态变化实现“与”、“或”、“非”三种基本布尔逻辑运算,并且能实现在一个逻辑门电路同时进行信息的存储和处理的效果。
-
-
-
-