-
公开(公告)号:CN101799658A
公开(公告)日:2010-08-11
申请号:CN201010116226.X
申请日:2010-02-24
Applicant: 华中科技大学
Abstract: 本发明提出一种GPS校准的基于加法器的守时钟,包括依次相连的GPS接收机、单片机、晶振、可编程逻辑器件和时间-数字转换器(TDC)。在可编程逻辑器件中实现的基于加法器的可精细微调分频比的时钟电路将晶振频率分频为秒脉冲输出。利用GPS接收机输出的1PPS秒脉冲信号存在随机抖动误差但不存在累积误差,而高稳定度晶振分频后产生的秒脉冲短时稳定度好但存在累积误差的特点,采用时间-数字转换器(TDC)测量这两个秒脉冲的相位差并对多次测量的结果进行滤波后计算出晶振频率的准确度误差值,再将该误差值转换成时钟步距微调值,调节电路的分频比以补偿晶振由于老化产生的准确度误差,实现高精度守时。该守时钟具有全数字化,结构简单便于集成等优点。