-
公开(公告)号:CN108647162B
公开(公告)日:2020-05-19
申请号:CN201810361284.5
申请日:2018-04-20
Applicant: 华中科技大学
Abstract: 本发明公开一种基于程序存储器地址总线系统的低功耗方法,所述程序存储器地址总线系统包括:程序存储器、微处理器以及地址总线,所述微处理器通过地址总线向所述程序存储器发送地址信息,以使所述程序存储器按照相应的地址发送程序数据,包括以下步骤:所述程序存储器的软件层将其中存储的程序的二进制地址目录转码为格雷码格式地址目录;所述程序存储器通过所述地址总线接收微处理器发送的格雷码格式的地址信息,并根据所述格雷码格式的地址目录查找相应的程序数据发送给所述微处理器。本发明以最少的硬件开销最大程度地降低因程序存储器地址总线信号翻转带来的功耗。
-
公开(公告)号:CN108647162A
公开(公告)日:2018-10-12
申请号:CN201810361284.5
申请日:2018-04-20
Applicant: 华中科技大学
Abstract: 本发明公开一种基于程序存储器地址总线系统的低功耗方法,所述程序存储器地址总线系统包括:程序存储器、微处理器以及地址总线,所述微处理器通过地址总线向所述程序存储器发送地址信息,以使所述程序存储器按照相应的地址发送程序数据,包括以下步骤:所述程序存储器的软件层将其中存储的程序的二进制地址目录转码为格雷码格式地址目录;所述程序存储器通过所述地址总线接收微处理器发送的格雷码格式的地址信息,并根据所述格雷码格式的地址目录查找相应的程序数据发送给所述微处理器。本发明以最少的硬件开销最大程度地降低因程序存储器地址总线信号翻转带来的功耗。
-
公开(公告)号:CN112730957B
公开(公告)日:2021-11-19
申请号:CN202011517076.3
申请日:2020-12-21
Applicant: 华中科技大学
IPC: G01R19/165 , G01R1/30
Abstract: 本发明公开了一种电流检测电路,属于模拟集成电路技术领域。包括负载电流采样电路、偏置电压产生电路、放大器、检测电流产生电路及最大负载指示电路;负载电流采样电路的电源输入端接VCC、信号输入端接Vg、反馈输入端与放大器差分输入反向端、检测电流产生电路的反馈输出信号相连,输出端接放大器差分输入正向端;偏置电压产生电路的输入端接VDD,输出端接放大器偏置输入端及最大负载指示电路的偏置输入端;放大器的输出端接检测电流产生电路的输入端及最大负载指示电路的输入端;最大负载指示电路可以限制检测输出信号的最大值;检测电流产生电路信号输出端传输检测信号。本发明可在8V~36V电源范围内检测负载电流,具有检测速度快、检测精度高等优点。
-
公开(公告)号:CN112730957A
公开(公告)日:2021-04-30
申请号:CN202011517076.3
申请日:2020-12-21
Applicant: 华中科技大学
IPC: G01R19/165 , G01R1/30
Abstract: 本发明公开了一种电流检测电路,属于模拟集成电路技术领域。包括负载电流采样电路、偏置电压产生电路、放大器、检测电流产生电路及最大负载指示电路;负载电流采样电路的电源输入端接VCC、信号输入端接Vg、反馈输入端与放大器差分输入反向端、检测电流产生电路的反馈输出信号相连,输出端接放大器差分输入正向端;偏置电压产生电路的输入端接VDD,输出端接放大器偏置输入端及最大负载指示电路的偏置输入端;放大器的输出端接检测电流产生电路的输入端及最大负载指示电路的输入端;最大负载指示电路可以限制检测输出信号的最大值;检测电流产生电路信号输出端传输检测信号。本发明可在8V~36V电源范围内检测负载电流,具有检测速度快、检测精度高等优点。
-
公开(公告)号:CN109639276B
公开(公告)日:2022-12-02
申请号:CN201811415024.8
申请日:2018-11-23
Applicant: 华中科技大学
Abstract: 本发明属于数模转换领域,公开了一种具有DRRZ校正功能的双倍时间交织电流舵型DAC;利用时钟信号控制两路DAC交替工作于DDRZ校正模式和数据输出模式。在前半个时钟周期,第一路DAC进行随机动态归零并校正高位电流源单元,通过DAC输出控制逻辑模块连接到虚拟端,同时,第二路DAC进行数模转换,输出与输入码对应的模拟信号,通过DAC输出控制逻辑模块连接到输出端;在后半个时钟周期,第一路DAC与第二路DAC的功能互换。本发明通过DRRZ校正使开关转换的瞬态非线性随机化,提高了电流舵型DAC在高频下的无杂散动态范围,并改善了电流源之间的匹配误差。
-
公开(公告)号:CN109639276A
公开(公告)日:2019-04-16
申请号:CN201811415024.8
申请日:2018-11-23
Applicant: 华中科技大学
CPC classification number: H03M1/1019 , H03M1/742
Abstract: 本发明属于数模转换领域,公开了一种具有DRRZ校正功能的双倍时间交织电流舵型DAC;利用时钟信号控制两路DAC交替工作于DDRZ校正模式和数据输出模式。在前半个时钟周期,第一路DAC进行随机动态归零并校正高位电流源单元,通过DAC输出控制逻辑模块连接到虚拟端,同时,第二路DAC进行数模转换,输出与输入码对应的模拟信号,通过DAC输出控制逻辑模块连接到输出端;在后半个时钟周期,第一路DAC与第二路DAC的功能互换。本发明通过DRRZ校正使开关转换的瞬态非线性随机化,提高了电流舵型DAC在高频下的无杂散动态范围,并改善了电流源之间的匹配误差。
-
-
-
-
-