-
公开(公告)号:CN115023681B
公开(公告)日:2024-10-18
申请号:CN202080094501.4
申请日:2020-12-16
Applicant: 北欧半导体公司
IPC: G06F1/08
Abstract: 一种时钟选择器电路(1)包括:第一输入,所述第一输入用于接收具有第一频率的第一输入时钟信号(CLK1);以及第二输入,所述第二输入用于接收具有第二频率的第二输入时钟信号(CLK2),所述第二频率与所述第一频率相差某一频率偏移量。所述时钟选择器电路(1)进一步包括用于输出输出时钟信号(CLK_OUT)的时钟输出、相位差检测器(7)和切换电路系统(5,6)。所述相位差检测器(7)被配置成检测所述第一输入时钟信号(CLK1)与所述第二输入时钟信号(CLK2)之间使用预定类型的时钟沿——上升沿或下降沿——确定的随时间推移的相位差何时过零,并且向所述切换电路系统(5,6)信号传递这种过零。所述切换电路系统(5,6)被配置成响应于从所述相位差检测器(7)接收到过零信号而检测所述第一输入时钟信号(CLK1)中或所述第二输入时钟信号(CLK2)中与所述预定类型相反的类型的沿,并且响应于检测到所述相反类型的沿而在所述第一输入时钟信号(CLK1)与所述第二输入时钟信号(CLK2)之间切换所述输出时钟信号(CLK_OUT)。
-
公开(公告)号:CN115023681A
公开(公告)日:2022-09-06
申请号:CN202080094501.4
申请日:2020-12-16
Applicant: 北欧半导体公司
IPC: G06F1/08
Abstract: 一种时钟选择器电路(1)包括:第一输入,所述第一输入用于接收具有第一频率的第一输入时钟信号(CLK1);以及第二输入,所述第二输入用于接收具有第二频率的第二输入时钟信号(CLK2),所述第二频率与所述第一频率相差某一频率偏移量。所述时钟选择器电路(1)进一步包括用于输出输出时钟信号(CLK_OUT)的时钟输出、相位差检测器(7)和切换电路系统(5,6)。所述相位差检测器(7)被配置成检测所述第一输入时钟信号(CLK1)与所述第二输入时钟信号(CLK2)之间使用预定类型的时钟沿——上升沿或下降沿——确定的随时间推移的相位差何时过零,并且向所述切换电路系统(5,6)信号传递这种过零。所述切换电路系统(5,6)被配置成响应于从所述相位差检测器(7)接收到过零信号而检测所述第一输入时钟信号(CLK1)中或所述第二输入时钟信号(CLK2)中与所述预定类型相反的类型的沿,并且响应于检测到所述相反类型的沿而在所述第一输入时钟信号(CLK1)与所述第二输入时钟信号(CLK2)之间切换所述输出时钟信号(CLK_OUT)。
-
公开(公告)号:CN115087943B
公开(公告)日:2024-10-18
申请号:CN202080096218.5
申请日:2020-12-18
Applicant: 北欧半导体公司
IPC: G06F1/26
Abstract: 一种电子设备(2),其包括片上系统(6)和外部模块。片上系统(6)包括多个内部子系统(10、12)和电源管理系统(24),电源管理系统包括向多个内部子系统(10、12)供电的多个内部电压调节器(14、16)。每个内部电压调节器(14、16)具有相关的电流限制器(30、32)。外部模块包括至少一个外部电压调节器(8),其可以为内部子系统(10、12)中的至少一个提供电力。电源管理系统(24)在启动阶段启用内部电压调节器(14、16)和电流限制器(30、32),并在后续阶段确定一组外部供电的内部子系统(10、12),禁用相应的内部电压调节器(14、16),并禁用与未外部供电的内部子系统(10、12)相关联的电流限制器(30、32)。
-
公开(公告)号:CN115087943A
公开(公告)日:2022-09-20
申请号:CN202080096218.5
申请日:2020-12-18
Applicant: 北欧半导体公司
IPC: G06F1/26
Abstract: 一种电子设备(2),其包括片上系统(6)和外部模块。片上系统(6)包括多个内部子系统(10、12)和电源管理系统(24),电源管理系统包括向多个内部子系统(10、12)供电的多个内部电压调节器(14、16)。每个内部电压调节器(14、16)具有相关的电流限制器(30、32)。外部模块包括至少一个外部电压调节器(8),其可以为内部子系统(10、12)中的至少一个提供电力。电源管理系统(24)在启动阶段启用内部电压调节器(14、16)和电流限制器(30、32),并在后续阶段确定一组外部供电的内部子系统(10、12),禁用相应的内部电压调节器(14、16),并禁用与未外部供电的内部子系统(10、12)相关联的电流限制器(30、32)。
-
-
-