-
公开(公告)号:CN105849695A
公开(公告)日:2016-08-10
申请号:CN201480070514.2
申请日:2014-11-20
Applicant: 北欧半导体公司
Inventor: 大卫·乔尔·斯泰普尔顿
Abstract: 一种集成电路无线电通信设备(1),包括具有硬件中断输入行的处理器(7);存储器(13);无线电通信逻辑(17);和中断接口逻辑(8)。所述存储器(13)包括固件模块(23),其包括(1)指令(31),其用于根据预定无线电协议控制所述无线电通信逻辑(17),以及(2)中断程序,其包括用于接收所述固件模块(23)上的无线电通信函数的识别和调用被识别的无线电通信函数的指令。所述中断接口逻辑(8)包括输入逻辑和输出逻辑,所述输入逻辑用于接收在所述设备(1)上执行的软件(27)所生成的信号,所述输出逻辑设置为断言(assert)所述处理器(7)的硬件中断输入行来响应所述输入逻辑单元上接收软件生成的信号。所述设备(1)配置为调用所述中断程序以响应所述处理器(7)的硬件中断输入行的断言。
-
公开(公告)号:CN105849695B
公开(公告)日:2019-10-08
申请号:CN201480070514.2
申请日:2014-11-20
Applicant: 北欧半导体公司
Inventor: 大卫·乔尔·斯泰普尔顿
Abstract: 一种集成电路无线电通信设备(1),包括具有硬件中断输入行的处理器(7);存储器(13);无线电通信逻辑(17);和中断接口逻辑(8)。所述存储器(13)包括固件模块(23),其包括(1)指令(31),其用于根据预定无线电协议控制所述无线电通信逻辑(17),以及(2)中断程序,其包括用于接收所述固件模块(23)上的无线电通信函数的识别和调用被识别的无线电通信函数的指令。所述中断接口逻辑(8)包括输入逻辑和输出逻辑,所述输入逻辑用于接收在所述设备(1)上执行的软件(27)所生成的信号,所述输出逻辑设置为断言(assert)所述处理器(7)的硬件中断输入行来响应所述输入逻辑单元上接收软件生成的信号。所述设备(1)配置为调用所述中断程序以响应所述处理器(7)的硬件中断输入行的断言。
-