一种混合锁相环
    1.
    发明授权

    公开(公告)号:CN106230434B

    公开(公告)日:2019-01-08

    申请号:CN201610563146.6

    申请日:2016-07-18

    Abstract: 本发明提出一种混合锁相环及锁相环频率锁定方法,包括时钟产生器、鉴频鉴相器、模拟比较器、压控振荡器、分频器、模/数转换器、微控制器、数/模转换器及环路滤波电路、固定增益放大器及电平调理电路、程控增益放大电路,该混合锁相环结构及频率锁定方法结合了全数字式锁相环和模拟锁相环的部分优点,使得本发明专利解决了锁相环的失锁问题,该结构的锁相环使得压控振荡器(VCO)处于任何工作频率条件下锁相环均可以进入锁定状态。基于该结构的锁相环结构简单,易于实现。

    混合锁相环及锁相环频率锁定方法

    公开(公告)号:CN106230434A

    公开(公告)日:2016-12-14

    申请号:CN201610563146.6

    申请日:2016-07-18

    CPC classification number: H03L7/085 H03L7/099 H03L7/18

    Abstract: 本发明提出一种混合锁相环及锁相环频率锁定方法,包括时钟产生器、鉴频鉴相器、模拟比较器、压控振荡器、分频器、模/数转换器、微控制器、数/模转换器及环路滤波电路、固定增益放大器及电平调理电路、程控增益放大电路,该混合锁相环结构及频率锁定方法结合了全数字式锁相环和模拟锁相环的部分优点,使得本发明解决了锁相环的失锁问题,该结构的锁相环使得压控振荡器(VCO)处于任何工作频率条件下锁相环均可以进入锁定状态。基于该结构的锁相环结构简单,易于实现。

    并行采样前通道放大电路

    公开(公告)号:CN206759425U

    公开(公告)日:2017-12-15

    申请号:CN201720412899.7

    申请日:2017-04-19

    Abstract: 本实用新型公开了一种并行采样前通道放大电路,涉及信号处理装置技术领域。所述放大电路包括功率分配器、电压跟随及阻抗变换电路、程控增益放大电路、电压抬升电路、ADC模块以及时钟控制电路,所述功率分配器的输入端接外部输入模拟信号,所述功率分配器的一个输出端依次经第一电压跟随及阻抗变换电路、第一程控增益放大电路、第一电压抬升电路与第一ADC模块的输入端连接,所述功率分配器的另一个输出端依次经第二电压跟随及阻抗变换电路、第二程控增益放大电路、第二电压抬升电路与第二ADC模块的输入端连接;所述时钟控制电路用于分别为两个ADC模块提供输入时钟。所述放大电路具有结构简单、体积小、成本低的优点。

Patent Agency Ranking