-
公开(公告)号:CN117062211A
公开(公告)日:2023-11-14
申请号:CN202311048087.5
申请日:2023-08-18
Applicant: 北京邮电大学
Abstract: 本发明是一种基于FPGA的卫星5G大动态高速传输实时接收及时间同步方法及系统,属于无线通信技术领域。本发明系统在星地传输链路的接收端设置实时接收模块、时间同步模块等。本发明方法包括:接收端利用异步FIFO将数据实时存储到DDR3,每传输半帧信号进行一次时间同步;采用多符号合并的方式计算符号起始点,根据符号起始点获取每个符号内容,与已知PSS序列进行相关值计算,获取半帧信号起始点,再继续进行后续去CP和解调操作;本发明解决了由大时延和大频偏带来的定时同步困难的问题,在保证精确性的前提下,实现复杂度低且定时同步误差不受载波频偏的影响,可用于存在大动态频偏的卫星移动通信系统的时间同步过程。