一种输出时序自适应控制的计算机电源

    公开(公告)号:CN109683693B

    公开(公告)日:2021-03-19

    申请号:CN201811380582.5

    申请日:2018-11-20

    Abstract: 本发明涉及一种输出时序自适应控制的计算机电源,其中,包括输入滤波电路用于对输入电压滤波;PFC电路,用于通过有源功率因数校正将交流电压转换为直流电压;直流电压与DC/DC转换电路的输入端连接,进行电压转换;PFC电路输出辅助电源电压与检测电路以及时序自适应控制电路的输入端连接,进行供电;DC/DC转换电路在使能信号控制下进行隔离降压转换;DC/DC转换电路与自适应控制电路的输出端连接,在自适应控制电路输出的使能控制信号控制下,将PFC电路的直流电压隔离降压转换后输出电压给输出滤波电路的输入端;输出滤波电路,用于滤除杂波和抑制干扰,其输出作为计算机电源的输出;滤波电路输出电压与检测电路的输入端连接。

    一种车载计算机电源及其浪涌电压抑制方法

    公开(公告)号:CN104571433A

    公开(公告)日:2015-04-29

    申请号:CN201310495463.5

    申请日:2013-10-21

    CPC classification number: G06F1/263 H02M1/32 H02M2001/0038

    Abstract: 本发明公开了一种车载计算机电源及其浪涌电压抑制方法,该电源包括:依次连接的保险及反接保护电路、输入滤波电路、高电压浪涌抑制电路、三个升压电路、三个DC/DC转换电路和输出滤波电路;保险及反接保护电路,用于将第一输出电压送至输入滤波电路;输入滤波电路,用于将该第二输出电压送至高电压浪涌抑制电路;高电压浪涌抑制电路,用于将第二输出电压上的高电压浪涌吸收,输出第三输出电压;三个升压电路,用于在低电压浪涌时工作将第三输出电压升高,输出三路第四输出电压;三个DC/DC转换电路,用于将三路第四输出电压隔离转换为三路第五输出电压;输出滤波电路,用于对三路第五输出电压进行优化处理,输出低噪声的第六输出电压。

    一种车载计算机电源及其浪涌电压抑制方法

    公开(公告)号:CN104571433B

    公开(公告)日:2018-04-20

    申请号:CN201310495463.5

    申请日:2013-10-21

    Abstract: 本发明公开了一种车载计算机电源及其浪涌电压抑制方法,该电源包括:依次连接的保险及反接保护电路、输入滤波电路、高电压浪涌抑制电路、三个升压电路、三个DC/DC转换电路和输出滤波电路;保险及反接保护电路,用于将第一输出电压送至输入滤波电路;输入滤波电路,用于将该第二输出电压送至高电压浪涌抑制电路;高电压浪涌抑制电路,用于将第二输出电压上的高电压浪涌吸收,输出第三输出电压;三个升压电路,用于在低电压浪涌时工作将第三输出电压升高,输出三路第四输出电压;三个DC/DC转换电路,用于将三路第四输出电压隔离转换为三路第五输出电压;输出滤波电路,用于对三路第五输出电压进行优化处理,输出低噪声的第六输出电压。

    一种基于高速数据交换的强实时性双机同步容错系统

    公开(公告)号:CN109739697B

    公开(公告)日:2022-10-14

    申请号:CN201811528313.9

    申请日:2018-12-13

    Abstract: 本发明涉及一种基于高速数据交换的强实时性双机同步容错系统,其中,包括:A机处理单元、B机处理单元、仲裁单元和对外接口;A机主处理器模块和B机主处理器模块分别给仲裁单元发送工作状态请求信号,ARM处理器将先收到请求信号的A机或B机处理单元设置为工作机,另一机则设置为备份机,同时通过FPGA禁止备份机功能模块的对外接口输出;本发明利用多个高性能的双口RAM分类构建双机间高速数据传送接口,A处理单元与ARM处理器的信息共享和同步、B处理单元与ARM处理器间的信息共享和同步,使双机间数据同步的速度提高近两倍,极大地提高了双机容错的实时性,解决了双机切换过程中数据丢包、任务间断等问题,进一步提高系统可靠性。

    一种基于高速数据交换的强实时性双机同步容错系统

    公开(公告)号:CN109739697A

    公开(公告)日:2019-05-10

    申请号:CN201811528313.9

    申请日:2018-12-13

    Abstract: 本发明涉及一种基于高速数据交换的强实时性双机同步容错系统,其中,包括:A机处理单元、B机处理单元、仲裁单元和对外接口;A机主处理器模块和B机主处理器模块分别给仲裁单元发送工作状态请求信号,ARM处理器将先收到请求信号的A机或B机处理单元设置为工作机,另一机则设置为备份机,同时通过FPGA禁止备份机功能模块的对外接口输出;本发明利用多个高性能的双口RAM分类构建双机间高速数据传送接口,A处理单元与ARM处理器的信息共享和同步、B处理单元与ARM处理器间的信息共享和同步,使双机间数据同步的速度提高近两倍,极大地提高了双机容错的实时性,解决了双机切换过程中数据丢包、任务间断等问题,进一步提高系统可靠性。

    一种输出时序自适应控制的计算机电源

    公开(公告)号:CN109683693A

    公开(公告)日:2019-04-26

    申请号:CN201811380582.5

    申请日:2018-11-20

    CPC classification number: G06F1/26

    Abstract: 本发明涉及一种输出时序自适应控制的计算机电源,其中,包括输入滤波电路用于对输入电压滤波;PFC电路,用于通过有源功率因数校正将交流电压转换为直流电压;直流电压与DC/DC转换电路的输入端连接,进行电压转换;PFC电路输出辅助电源电压与检测电路以及时序自适应控制电路的输入端连接,进行供电;DC/DC转换电路在使能信号控制下进行隔离降压转换;DC/DC转换电路与自适应控制电路的输出端连接,在自适应控制电路输出的使能控制信号控制下,将PFC电路的直流电压隔离降压转换后输出电压给输出滤波电路的输入端;输出滤波电路,用于滤除杂波和抑制干扰,其输出作为计算机电源的输出;滤波电路输出电压与检测电路的输入端连接。

Patent Agency Ranking