信号处理芯片
    1.
    发明授权

    公开(公告)号:CN109450828B

    公开(公告)日:2020-05-29

    申请号:CN201811308272.2

    申请日:2018-11-05

    Abstract: 本发明实施例提供一种信号处理芯片。该信号处理芯片包括:发送处理模块和接收处理模块;发送处理模块,接收外界的原始数据,对原始数据进行信道编码和成帧调制,获得发送帧,对发送帧进行扩频和成形滤波,获得数字基带信号,对数字基带信号进行数模转换,获得模拟基带信号,向卫星的地面射频通道发送模拟基带信号;接收处理模块,接收卫星的地面射频通道下发的模拟中频信号,对模拟中频信号进行模数转换,获得数字中频信号,对数字中频信号进行变频,获得数字基带信号,对数字基带信号进行载波和伪码捕获、匹配滤波、跟踪、解调解帧和译码,获得译码数据。本发明实施例能够实现向卫星发射信号和接收卫星信号的功能,降低系统的资源消耗和功耗。

    应用于卫星激光通信系统的稀疏变换辅助时间同步方法

    公开(公告)号:CN108599886B

    公开(公告)日:2019-02-19

    申请号:CN201810298948.8

    申请日:2018-04-04

    Abstract: 本发明涉及一种应用于卫星激光通信系统的稀疏变换辅助时间同步方法,属于卫星通信领域。方法为:第一步,预处理,主要是对卫星接收信号的帧头定位和抽取,得到抽取后的帧头序列;第二步,通过SDPT2估计a2;第三步,通过SDFrFT计算a1,a0,并修正a2;第四步,利用估计出的a1修正抽样频率,从而得到较长时间的采样数据,然后使用SDPT3估计a3。最终完成所有阶次动态的估计,完成时间同步。本发明在考虑到卫星星载资源受限和激光通信速率快、体制简单等因素外,还分析了卫星高动态多普勒对时间同步过程的影响,并以此为基础提出了适合卫星激光通信系统的稀疏变换辅助时间同步方法,减小了时间同步算法的计算复杂度,提高了星载激光通信系统的应用范围。

    一种低信噪比环境下的极化码辅助载波同步系统及方法

    公开(公告)号:CN110519200B

    公开(公告)日:2020-09-15

    申请号:CN201910868108.5

    申请日:2019-09-12

    Abstract: 本发明公开的一种低信噪比环境下的极化码辅助载波同步系统及方法,属于数字信号处理领域。本发明的同步系统包括频偏相偏补偿单元、解调单元、极化码译码单元和频偏相偏计算单元。本发明通过极化码译码单元、频偏相偏补偿单元以及解调单元之间的迭代机制实现对系统载波的频偏和相偏补偿。在迭代过程中,采用期望最大化频偏与相偏估计算法充分利用极化码低信噪比下的优异译码性能,通过译码单元输出的后验信息进行更精确的频偏与相偏计算,提高迭代收敛速度和最终频偏与相偏的估计精度,最终实现低信噪比、高精度载波同步,从而改善低信噪比环境下由于载波同步偏差造成的通信系统性能恶化的情况。本发明具有工作信噪比低、同步精度高的优点。

    一种适用于专用集成电路设计的交错匹配滤波方法

    公开(公告)号:CN109388882A

    公开(公告)日:2019-02-26

    申请号:CN201811167751.7

    申请日:2018-10-08

    Abstract: 本发明公开的一种适用于专用集成电路设计的交错匹配滤波方法,属于专用集成电路技术领域。本发明实现方法为:首先利用延时单元对扩频过采样信号进行延时;然后对延时后的数据进行判断处理,根据PN码相应位置的值对延时信号进行直接输出或者取反输出,取反操作利用按位取反后补偿的方式来完成;最后利用流水线加法器树对判断处理后的数据进行逐级相加和寄存,最后一级加法运算的结果加上补偿值即为奇偶交错匹配滤波的输出结果。本发明具有如下优点:(1)能够简化数字匹配滤波器设计结构;(2)优化逻辑时序,节省逻辑资源;(3)缩短时序路径,能够满足更高时序要求;(4)输出结果仍是顺序的各路采样值匹配滤波结果,有易于进行后续信号处理。

    一种NOMA系统中基于功率分割的小区间干扰消除方法

    公开(公告)号:CN109152058A

    公开(公告)日:2019-01-04

    申请号:CN201811065322.9

    申请日:2018-09-13

    Abstract: 本发明涉及一种NOMA系统中基于功率分割的小区间干扰消除方法,属于无线通信技术领域。针对不同的用户信道状况,采用不同的功率分割方式对基站向边缘用户传输信号的功率进行分割,并在接收端采用串行干扰删除接收的方式对收到的信号进行恢复;将对邻小区干扰较强的用户所对应的基站信号的功率进行分割,每个功率块对应一个独立的信号块,随后根据分割后每个信号块的功率选择合适的调制编码方式,再将这些信号块叠加后发送,在接收端对接收信号采用串行干扰删除接收,删除部分邻小区的干扰,从而提升频谱效率。本方法显著提升小区边缘用户处频谱效率性能,进而提升小区整体频谱效率;可快速搜索合适的功率分割值。

    一种阵列天线近场幅相测量方法及幅相测量器

    公开(公告)号:CN105572487B

    公开(公告)日:2018-12-25

    申请号:CN201511030715.2

    申请日:2015-12-31

    Abstract: 本发明属于天线测量技术领域,提供一种阵列天线近场幅相测量方法及幅相测量器,包括:对参考天线接收的第一混合测试信号进行采样,得到第一采样信号;对探头在当前采样位置接收的第二混合测试信号进行采样,得到第二采样信号;根据第一采样信号,计算被测阵列天线的各T/R组件、各天线单元与所述参考天线之间信道的第一幅相信息;根据第二采样信号,计算被测阵列天线的各T/R组件、各天线单元与所述探头当前采样位置之间信道的第二幅相信息;根据第一幅相信息和第二幅相信息,计算被测阵列天线在当前采样位置的近场幅相信息。采用扩频信号做为阵列天线发送的校准信号,通过对校准信号的处理,提高了被测阵列天线的幅相信息测量的精确度和效率。

    一种适用于专用集成电路设计的交错匹配滤波方法

    公开(公告)号:CN109388882B

    公开(公告)日:2022-11-04

    申请号:CN201811167751.7

    申请日:2018-10-08

    Abstract: 本发明公开的一种适用于专用集成电路设计的交错匹配滤波方法,属于专用集成电路技术领域。本发明实现方法为:首先利用延时单元对扩频过采样信号进行延时;然后对延时后的数据进行判断处理,根据PN码相应位置的值对延时信号进行直接输出或者取反输出,取反操作利用按位取反后补偿的方式来完成;最后利用流水线加法器树对判断处理后的数据进行逐级相加和寄存,最后一级加法运算的结果加上补偿值即为奇偶交错匹配滤波的输出结果。本发明具有如下优点:(1)能够简化数字匹配滤波器设计结构;(2)优化逻辑时序,节省逻辑资源;(3)缩短时序路径,能够满足更高时序要求;(4)输出结果仍是顺序的各路采样值匹配滤波结果,有易于进行后续信号处理。

    一种低信噪比环境下的极化码辅助载波同步系统及方法

    公开(公告)号:CN110519200A

    公开(公告)日:2019-11-29

    申请号:CN201910868108.5

    申请日:2019-09-12

    Abstract: 本发明公开的一种低信噪比环境下的极化码辅助载波同步系统及方法,属于数字信号处理领域。本发明的同步系统包括频偏相偏补偿单元、解调单元、极化码译码单元和频偏相偏计算单元。本发明通过极化码译码单元、频偏相偏补偿单元以及解调单元之间的迭代机制实现对系统载波的频偏和相偏补偿。在迭代过程中,采用期望最大化频偏与相偏估计算法充分利用极化码低信噪比下的优异译码性能,通过译码单元输出的后验信息进行更精确的频偏与相偏计算,提高迭代收敛速度和最终频偏与相偏的估计精度,最终实现低信噪比、高精度载波同步,从而改善低信噪比环境下由于载波同步偏差造成的通信系统性能恶化的情况。本发明具有工作信噪比低、同步精度高的优点。

    信号处理芯片
    9.
    发明公开

    公开(公告)号:CN109450828A

    公开(公告)日:2019-03-08

    申请号:CN201811308272.2

    申请日:2018-11-05

    Abstract: 本发明实施例提供一种信号处理芯片。该信号处理芯片包括:发送处理模块和接收处理模块;发送处理模块,接收外界的原始数据,对原始数据进行信道编码和成帧调制,获得发送帧,对发送帧进行扩频和成形滤波,获得数字基带信号,对数字基带信号进行数模转换,获得模拟基带信号,向卫星的地面射频通道发送模拟基带信号;接收处理模块,接收卫星的地面射频通道下发的模拟中频信号,对模拟中频信号进行模数转换,获得数字中频信号,对数字中频信号进行变频,获得数字基带信号,对数字基带信号进行载波和伪码捕获、匹配滤波、跟踪、解调解帧和译码,获得译码数据。本发明实施例能够实现向卫星发射信号和接收卫星信号的功能,降低系统的资源消耗和功耗。

    一种适用于专用集成电路调试的接口装置及工作方法

    公开(公告)号:CN109408433B

    公开(公告)日:2021-05-11

    申请号:CN201811167211.9

    申请日:2018-10-08

    Abstract: 本发明公开的一种适用于专用集成电路调试的接口装置及工作方法,属于专用集成电路领域。本发明装置包括调试指令输入部分、数据缓存部分、控制部分、调试串口输出部分和调试总线输出部分。本发明方法为:调试指令输入部分以字节形式进行输入,控制部分将输入的字节组合成调试指令传给数据缓存部分,数据缓存部分选择对应的寄存器值或数据总线值进行缓存,将其输出到调试串口输出部分或者调试总线输出部分,调试串口输出部分或调制总线输出部分将调试数据输出至ASIC IO上,完成调试指令所指示的数据输出。本发明能够简单有效地完成对专用集成电路调试,流片后能够获取ASIC内部特定的寄存器值或特定数据总线值,又尽可能少地占用逻辑资源和输入输出资源。

Patent Agency Ranking