基于概率计算的模拟译码电路停止准则的译码方法

    公开(公告)号:CN114584151B

    公开(公告)日:2024-07-12

    申请号:CN202210231890.1

    申请日:2022-02-28

    Abstract: 本发明公开的一种基于概率计算的模拟译码电路停止准则的译码方法,属于通信信号处理领域。本发明将LDPC译码图模型中校验节点归一化满足概率的进化图案与译码器状态紧密耦合,以进化图案收敛性分析指导模拟译码电路的最优停止准则,以此构建适用于模拟译码电路的概率图模型和信息更新传递算法,提出LDPC模拟译码电路的基于该停止准则的译码方法;进而本发明具有如下优点:(一)在概率域给出与LDPC模拟译码电路完美耦合的最优停止准则及译码算法,有效降低电路实现复杂度和动态功耗;(二)实时在线判断译码状态并减少无效迭代过程,降低译码处理时延,提高系统吞吐量。本发明还能够实现基于适用于模拟译码电路的停止准则的译码器。

    基于概率计算的模拟译码电路停止准则的译码方法

    公开(公告)号:CN114584151A

    公开(公告)日:2022-06-03

    申请号:CN202210231890.1

    申请日:2022-02-28

    Abstract: 本发明公开的一种基于概率计算的模拟译码电路停止准则的译码方法,属于通信信号处理领域。本发明将LDPC译码图模型中校验节点归一化满足概率的进化图案与译码器状态紧密耦合,以进化图案收敛性分析指导模拟译码电路的最优停止准则,以此构建适用于模拟译码电路的概率图模型和信息更新传递算法,提出LDPC模拟译码电路的基于该停止准则的译码方法;进而本发明具有如下优点:(一)在概率域给出与LDPC模拟译码电路完美耦合的最优停止准则及译码算法,有效降低电路实现复杂度和动态功耗;(二)实时在线判断译码状态并减少无效迭代过程,降低译码处理时延,提高系统吞吐量。本发明还能够实现基于适用于模拟译码电路的停止准则的译码器。

Patent Agency Ranking