-
公开(公告)号:CN116455367B
公开(公告)日:2024-11-15
申请号:CN202310378682.9
申请日:2023-04-11
Applicant: 北京理工大学
Abstract: 本发明公开了基于高频组合逻辑的边沿检测与通道合成器及其设计方法,包括十六合一边沿检测与通道合成器,十六合一边沿检测与通道合成器包括四块四合一的边沿检测与通道合成器和用于将分别由四块四合一的边沿检测与通道合成器输出的四路信号合成为一路的三块通道合成器;四合一的边沿检测与通道合成器包括并联的四路边沿检测电路和用于将四路边沿检测电路的输出信号合成为一路的三路信号合成电路。本发明采用上述基于高频组合逻辑的边沿检测与通道合成器及其设计方法,具有研制成本低、信号同步准确和同步信号规模大等优点,从而在高频信号的检测与合成领域有着非常大的应用前景。
-
公开(公告)号:CN116455367A
公开(公告)日:2023-07-18
申请号:CN202310378682.9
申请日:2023-04-11
Applicant: 北京理工大学
Abstract: 本发明公开了基于高频组合逻辑的边沿检测与通道合成器及其设计方法,包括十六合一边沿检测与通道合成器,十六合一边沿检测与通道合成器包括四块四合一的边沿检测与通道合成器和用于将分别由四块四合一的边沿检测与通道合成器输出的四路信号合成为一路的三块通道合成器;四合一的边沿检测与通道合成器包括并联的四路边沿检测电路和用于将四路边沿检测电路的输出信号合成为一路的三路信号合成电路。本发明采用上述基于高频组合逻辑的边沿检测与通道合成器及其设计方法,具有研制成本低、信号同步准确和同步信号规模大等优点,从而在高频信号的检测与合成领域有着非常大的应用前景。
-