-
公开(公告)号:CN108055226B
公开(公告)日:2020-06-16
申请号:CN201711440740.7
申请日:2017-12-27
Applicant: 北京理工大学
Abstract: 本发明公开的一种基于伪码辅助的用于太赫兹通信的同步方法,属于通信信号处理领域。发送端将伪随机序列载波同步导频插入数据基带信号频谱零频处,将伪随机序列位同步导频插入数据基带信号频谱第一个零点f0处;再将此组合信号输入至DAC,输出的模拟信号与太赫兹载波混频后,由天线发送到无线信道。接收端利用本地正交太赫兹载波与接收到的信号进行第一次混频,提取载波同步导频;通过对载波同步导频捕获跟踪,辅助数据信号实现载波同步;载波同步之后,将第一次混频后的I路信号与频率为f0的载波进行第二次正交混频,提取位同步导频;通过对位同步导频捕获跟踪,辅助数据信号实现位同步;本发明能够降低信号处理运算量与硬件电路实现的复杂度。
-
公开(公告)号:CN104868926A
公开(公告)日:2015-08-26
申请号:CN201510206046.3
申请日:2015-04-27
Applicant: 北京理工大学
IPC: H03M13/11
Abstract: 本发明提供了一种LDPC码型的构造方法及系统,所述方法包括:形成M×M的第一基本矩阵A、第二基本矩阵B、第三基本矩阵C和第四基本矩阵D;根据所述矩阵A、矩阵B、矩阵C和矩阵D分别生成LDPC码的校验矩阵HLDPC矩阵的四种子矩阵HA、HB、HC和HD;形成(4×u×M)×(4×u×M)双对角方阵HP;根据HA、HB、HC、HD和HP形成目标码长为8×u×M的LDPC码的HLDPC矩阵,其中u为扩展因子,1≤u≤M。本发明所述的LDPC码型的构造方法,能够有效降低LDPC码模拟译码器的设计复杂度。
-
公开(公告)号:CN108183879B
公开(公告)日:2020-09-15
申请号:CN201711440337.4
申请日:2017-12-27
Applicant: 北京理工大学
Abstract: 本发明公开的一种用于太赫兹通信的伪码辅助载波同步实现方法,属于通信信号处理领域。本发明发送端将插入了低功率扩频码伪随机序列导频的数据基带信号输入至数模转换器DAC,DAC输出的模拟信号与太赫兹载波进行模拟混频后,由天线发送到无线信道;接收端利用本地两路正交的太赫兹载波与接收到的信号混频,得到I,Q两路基带信号;利用窄带低通滤波器对正交混频之后的I,Q两路信号滤波,以提取导频部分;再通过对导频部分的捕获、跟踪,实现对导频载波频率偏移量,即数据信号载波频率偏移量的实时精确计算;用频率偏移量持续修正本地太赫兹载波的频率,以完成载波同步。本发明能够降低信号处理运算量,从而降低硬件电路设计与实现的复杂度。
-
公开(公告)号:CN108092929B
公开(公告)日:2020-07-28
申请号:CN201711440459.3
申请日:2017-12-27
Applicant: 北京理工大学
Abstract: 本发明公开的一种用于太赫兹通信的同步方法,属于通信信号处理领域。本发明将插入导频的基带信号上变频到太赫兹频段并发送到无线信道,无线信号通过低噪放大器后进行第一次模拟正交混频并滤除高频成分;通过窄带滤波器再次滤波后依次进行降采样处理、平方去调制和快速傅里叶变换,搜索最大谱峰位置找到对应频偏;将频偏反馈至本振,使接收端载波频率和接收到信号的载波频率保持动态同步,得到有偏移量的基带信号;进行第二次模拟正交混频并滤除高频成分;进行采样和快速傅里叶变换,观察信号谱峰,得到频率和相位偏移量的估计值,对高速模数转换器采样时钟的频率和相位进行补偿,实现太赫兹通信同步。本发明能够降低信号处理难度和硬件开销。
-
公开(公告)号:CN108055226A
公开(公告)日:2018-05-18
申请号:CN201711440740.7
申请日:2017-12-27
Applicant: 北京理工大学
Abstract: 本发明公开的一种基于伪码辅助的用于太赫兹通信的同步方法,属于通信信号处理领域。发送端将伪随机序列载波同步导频插入数据基带信号频谱零频处,将伪随机序列位同步导频插入数据基带信号频谱第一个零点f0处;再将此组合信号输入至DAC,输出的模拟信号与太赫兹载波混频后,由天线发送到无线信道。接收端利用本地正交太赫兹载波与接收到的信号进行第一次混频,提取载波同步导频;通过对载波同步导频捕获跟踪,辅助数据信号实现载波同步;载波同步之后,将第一次混频后的I路信号与频率为f0的载波进行第二次正交混频,提取位同步导频;通过对位同步导频捕获跟踪,辅助数据信号实现位同步;本发明能够降低信号处理运算量与硬件电路实现的复杂度。
-
公开(公告)号:CN104467873B
公开(公告)日:2017-07-14
申请号:CN201410616440.X
申请日:2014-11-05
Applicant: 北京理工大学
IPC: H03M13/11
Abstract: 本发明涉及一种基于概率计算的线性分组码的模拟译码器的设计方法,属于信号处理技术领域,包括以下步骤:(1)由线性分组码的H矩阵与因子图的对应关系得到其因子图;(2)通过等效门、概率异或门两种门电路实现因子图中节点的相应功能;(3)通过度数为3的概率门电路实现任意度数的概率门电路模块;(4)特殊节点的实现;(5)根据因子图中变量节点与校验节点之间的连线关系,将步骤二到步骤四中介绍的相应等效门与概率异或门相连,实现模拟译码器的结构。对比现有设计方法,本发明方法将模拟译码器的器件(两种门电路)与因子图模型一一对应,设计流程清晰、搭建快捷,应用本发明方法所搭建的模拟译码器可扩展性好,具有广泛的适用性。
-
公开(公告)号:CN105512439A
公开(公告)日:2016-04-20
申请号:CN201610035297.4
申请日:2016-01-19
Applicant: 北京理工大学
IPC: G06F17/50
CPC classification number: G06F17/5063 , G06F17/5036
Abstract: 本发明提供了一种模拟译码电路设计方法及系统,所述方法包括:S1.根据预设校验矩阵建立因子图模型;根据因子图模型建立对应的模拟译码电路;S2.根据预设电路设计要求以及相应公式设计和积模块电路的输入参数;S3.获取和积模块电路的相关失配参数和相关延迟参数;S4.根据相关失配参数和相关延迟参数进行考虑失配效应和电路动态行为影响因素的模拟译码电路模型的计算过程,得到BER性能仿真结果;S5.判断仿真结果是否满足预设要求,若是则结束流程;否则修改步骤S2中的输入参数继续进行仿真直至仿真结果满足预设要求。本发明能够将设计输入参数和系统级别特性联系起来,因此能够为电路设计提供优化指导。
-
公开(公告)号:CN107864107B
公开(公告)日:2020-07-28
申请号:CN201711440339.3
申请日:2017-12-27
Applicant: 北京理工大学
Abstract: 本发明公开的一种用于太赫兹通信的频偏估计方法,属于通信信号处理领域。本发明将基带信号上变频到太赫兹频段,经功率放大器放大后由天线发送到无线信道;天线收到信号通过低噪声放大器后进行模拟正交混频处理并滤除高频成分;根据接收机和发射机的相对运动速度,对传输过程中产生的频偏进行预估;根据预估频偏设计低通滤波器,对滤除高频成分的后的信号滤波;对滤波后的信号做降采样处理,并进行平方去调制和快速傅里叶变换,通过搜索最大谱峰的位置找到对应频偏,实现在低信噪比、低采样率条件下大动态范围的频偏估计;进行载波补偿,使接收端本地载波频率和接收端天线收到信号的载波频率保持动态同步。本发明能够降低信号处理难度和硬件开销。
-
公开(公告)号:CN108183878A
公开(公告)日:2018-06-19
申请号:CN201711440320.9
申请日:2017-12-27
Applicant: 北京理工大学
Abstract: 本发明公开的一种用于太赫兹通信的位定时同步实现方法,属于通信信号处理领域。本发明发送端在基带信号频谱第一个零点处插入低功率单音导频,通过DAC转换为模拟信号后与本振信号混频至太赫兹频段发送;接收端利用载波同步方法复制太赫兹载波与接收的信号进行第一次模拟混频,实现载波剥离后与本振信号进行第二次模拟正交混频,低通滤波器得到滤除高频后的I,Q两路信号,通过低采样率ADC进行采样,将采样后的数字信号合成复数信号进行快速傅里叶变换,通过观察复数信号谱峰,得到频率偏移量和相位偏移量的估计值,通过估计值对高速ADC采样时钟的频率和相位进行补偿,实现位定时同步。本发明能够降低信号处理运算量,降低硬件电路设计与实现的复杂度。
-
公开(公告)号:CN107864107A
公开(公告)日:2018-03-30
申请号:CN201711440339.3
申请日:2017-12-27
Applicant: 北京理工大学
Abstract: 本发明公开的一种用于太赫兹通信的频偏估计方法,属于通信信号处理领域。本发明将基带信号上变频到太赫兹频段,经功率放大器放大后由天线发送到无线信道;天线收到信号通过低噪声放大器后进行模拟正交混频处理并滤除高频成分;根据接收机和发射机的相对运动速度,对传输过程中产生的频偏进行预估;根据预估频偏设计低通滤波器,对滤除高频成分的后的信号滤波;对滤波后的信号做降采样处理,并进行平方去调制和快速傅里叶变换,通过搜索最大谱峰的位置找到对应频偏,实现在低信噪比、低采样率条件下大动态范围的频偏估计;进行载波补偿,使接收端本地载波频率和接收端天线收到信号的载波频率保持动态同步。本发明能够降低信号处理难度和硬件开销。
-
-
-
-
-
-
-
-
-