-
公开(公告)号:CN116346056A
公开(公告)日:2023-06-27
申请号:CN202310191087.4
申请日:2023-02-27
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明公开了一种适用于多通道流水线ADC的高速低功耗差分运算放大器,包括:第一级放大器、交叉耦合负阻结构、第二级放大器、密勒补偿电路、共模反馈模块;其中,所述第一级放大器的信号输出端分别连接所述第二级放大器的输入端和所述交叉耦合负阻结构;所述密勒补偿电路分别设置于所述第二级放大器的输入端和输出端之间、所述第二级放大器的输出端与所述第一级放大器的共栅管输出端之间连接;所述共模反馈模块分别与第一级放大器的输出端、第二级放大器的输出端相连接。本发明优化了在多通道流水线模数转换器中差分放大器的性能,提高了整体转换器性能并降低功耗。
-
公开(公告)号:CN119602722A
公开(公告)日:2025-03-11
申请号:CN202411544141.X
申请日:2024-10-31
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
Abstract: 本发明公开了一种采用负反馈网络的全差分余量放大器,包括:两级全差分运放、共模信号放大电路、采样网络和负反馈网络;其中,采样网络与两级全差分运放串联;负反馈网络并联接入两级全差分运放;共模信号放大电路并联接入两级全差分运放的第一级运放。本发明所述全差分余量放大器,可使开环直流增益达到85dB以上,闭环带宽达到15GHz以上,解决了现有全差分余量放大器开环直流增益和闭环带宽不足的问题。
-
公开(公告)号:CN117478085A
公开(公告)日:2024-01-30
申请号:CN202311161296.0
申请日:2023-09-08
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
Abstract: 本发明公开了一种高增益平坦度的环形运放,包括三级环形运放、增益提高电路、电压变换电路和共模负反馈电路。三级环形运放是由一个工作在死区的三级环形振荡器组成,可完成信号的放大作用;增益提高电路在大输出幅值条件下导通,通过正反馈提高第二级的增益;电压变换电路可减小第二级输出电压的差值,从而避免其进入线性区;共模负反馈电路通过检测输出电压的静态值,实时调整偏置电流以保证输出静态值的稳定。通过同时提高第二级和第三级的增益平坦度,可使环形运放在宽范围输出电压条件下仍能保持高增益平坦度。
-
公开(公告)号:CN115378433B
公开(公告)日:2023-10-03
申请号:CN202210910174.6
申请日:2022-07-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明公开了一种1.25GHz宽带自偏置低功耗采样保持电路,包括:栅压自举开关BSW1~4、采样电容Cs1~2、MOS开关SW1和全差分运算放大器AMP;Cs1左极板通过BSW1与输入信号VP相连,同时通过BSW3与输出信号VOM相连;Cs1右极板与AMP负输入端相连;Cs2左极板通过BSW2与输入信号VM相连,同时通过BSW4与输出信号VOP相连;Cs2右极板与AMP正输入端相连;Cs1右极板和Cs2右极板均输入共模电平VCM。本发明采用自偏置技术,输入级电路不需要输入来自基准源的偏置电流便可正常工作,同时节省了运算放大器共模负反馈模块,与传统模数转换器采样保持电路结构相比,本发明大大降低了采样保持电路的面积和功耗,提高了采样保持电路的整体性能。
-
公开(公告)号:CN117811581A
公开(公告)日:2024-04-02
申请号:CN202311596125.0
申请日:2023-11-27
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
Abstract: 本发明涉及一种应用于高速模数转换器的JESD204B物理层输出电压自动校准电路,在传统JESD204B物理层输出接口电路结构基础上,本发明通过增加电压自动校准电路,用以减小电路中电源电压以及环境温度对物理层输出电压的影响,提高输出电压稳定性,解决了传统JESD204B物理层输出接口电路性能易受制约、非理想因素影响较大的问题。
-
公开(公告)号:CN114157275B
公开(公告)日:2023-10-03
申请号:CN202111274815.5
申请日:2021-10-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明公开了一种宽范围低抖动高精度时钟信号占比稳定器电路,原始时钟信号通过脉冲产生电路产生对应占空比的窄脉冲信号,窄脉冲信号一路进入到电容放电电流调节电路中,一路进入脉冲检测还原电路,两路窄脉冲信号通过脉冲检测还原电路生成还原方波,并进入到电容放电电流调节电路中,调节反相器输出三角波信号下降的斜率大小,三角波信号进入时钟信号整形电路进而调节窄脉冲信号的相位,最后两路窄脉冲信号经过脉冲检测还原电路产生占空比为1:1的还原方波。该电路很好地解决了输入时钟占空比问题,为转换器内核电路提供准确的时钟信号。本发明还提供一种采用宽校准范围低抖动高精度时钟信号占比稳定器电路实现的时钟信号调节方法。
-
公开(公告)号:CN118826669A
公开(公告)日:2024-10-22
申请号:CN202410860296.8
申请日:2024-06-28
Applicant: 北京微电子技术研究所 , 北京时代民芯科技有限公司
Abstract: 本发明涉及一种应用于高线性度宽带全差分运放的共模反馈电路,包括全差分运算放大器、输出缓冲器、离散共模反馈单元、连续共模反馈单元和共模反馈调节单元,全差分运算放大器的输出信号经过输出缓冲器进行缓冲和隔离,输出信号分别经过连续共模反馈单元和离散共模反馈单元运算得到连续共模反馈信号和离散共模反馈信号,连续共模反馈信号和离散共模反馈信号共同实现对全差分运算放大器电流源负载的反馈调节;输出信号经过共模反馈调节单元得到共模反馈调节信号,实现大信号调节;本发明可快速、准确实现共模信号建立和调节;本发明可以提高全差分运算放大器增益和带宽,提高电路稳定性,能够满足高线性度宽带全差分运放的设计需求。
-
公开(公告)号:CN115378433A
公开(公告)日:2022-11-22
申请号:CN202210910174.6
申请日:2022-07-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明公开了一种1.25GHz宽带自偏置低功耗采样保持电路,包括:栅压自举开关BSW1~4、采样电容Cs1~2、MOS开关SW1和全差分运算放大器AMP;Cs1左极板通过BSW1与输入信号VP相连,同时通过BSW3与输出信号VOM相连;Cs1右极板与AMP负输入端相连;Cs2左极板通过BSW2与输入信号VM相连,同时通过BSW4与输出信号VOP相连;Cs2右极板与AMP正输入端相连;Cs1右极板和Cs2右极板均输入共模电平VCM。本发明采用自偏置技术,输入级电路不需要输入来自基准源的偏置电流便可正常工作,同时节省了运算放大器共模负反馈模块,与传统模数转换器采样保持电路结构相比,本发明大大降低了采样保持电路的面积和功耗,提高了采样保持电路的整体性能。
-
公开(公告)号:CN114157275A
公开(公告)日:2022-03-08
申请号:CN202111274815.5
申请日:2021-10-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明公开了一种宽范围低抖动高精度时钟信号占比稳定器电路,原始时钟信号通过脉冲产生电路产生对应占空比的窄脉冲信号,窄脉冲信号一路进入到电容放电电流调节电路中,一路进入脉冲检测还原电路,两路窄脉冲信号通过脉冲检测还原电路生成还原方波,并进入到电容放电电流调节电路中,调节反相器输出三角波信号下降的斜率大小,三角波信号进入时钟信号整形电路进而调节窄脉冲信号的相位,最后两路窄脉冲信号经过脉冲检测还原电路产生占空比为1:1的还原方波。该电路很好地解决了输入时钟占空比问题,为转换器内核电路提供准确的时钟信号。本发明还提供一种采用宽校准范围低抖动高精度时钟信号占比稳定器电路实现的时钟信号调节方法。
-
-
-
-
-
-
-
-