基于FPGA与DDS的基带数字调制装置及方法

    公开(公告)号:CN119906496A

    公开(公告)日:2025-04-29

    申请号:CN202411967846.2

    申请日:2024-12-30

    Abstract: 本说明书公开了一种基于FPGA与DDS的基带数字调制装置及方法,涉及遥测系统的技术领域,旨在解决现有技术由于采用2FSK调制,导致信号旁瓣能量高的问题。本发明的装置包括FPGA及DDS,FPGA包括:预调滤波模块,配置为将输入FPGA的PCM信号转换为双极性信号,并对所述双极性信号进行预调滤波;相位计算模块;量化查找模块以及DDS配置模块,所述DDS配置模块配置为对DDS的寄存器以及接口信号进行配置,以使DDS工作于正交调制模式。本发明通过正交调制代替2FSK调制,有效降低信号旁瓣能量,使DDS最终输出的遥测基带信号具有更好的带外抑制能力。

    一种基于SoC技术的微型遥测采编器和方法

    公开(公告)号:CN113873351B

    公开(公告)日:2023-08-15

    申请号:CN202110960317.X

    申请日:2021-08-20

    Abstract: 本申请公开了一种基于SoC技术的微型遥测采编器和方法,包括数字量采集电路、模拟量采集电路、采编控制模块、PCM码流生成模块,所述模拟量采集电路包含交换子模块、XADC转换模块;所述交换子模块,用于接收并行的多路模拟量轮流切换输出至XADC转换模块;所述XADC转换模块,最高采样率为f1,用于实现模数转换,生成模拟量的信号量化值;所述采编控制模块,将所述数字量采集电路生成的数字量和所述XADC转换模块生成的信号量化值编排为数字信号数列,再经PCM码流生成模块生成PCM码流输出,码速率为f2;满足f2>f1;所述交换子模块输出的每一路模拟量的采样时间间隔为N/f2。本申请解决遥测采编器体积过大和功耗过高的问题。

    一种基于SoC技术的微型遥测采编器和方法

    公开(公告)号:CN113873351A

    公开(公告)日:2021-12-31

    申请号:CN202110960317.X

    申请日:2021-08-20

    Abstract: 本申请公开了一种基于SoC技术的微型遥测采编器和方法,包括数字量采集电路、模拟量采集电路、采编控制模块、PCM码流生成模块,所述模拟量采集电路包含交换子模块、XADC转换模块;所述交换子模块,用于接收并行的多路模拟量轮流切换输出至XADC转换模块;所述XADC转换模块,最高采样率为f1,用于实现模数转换,生成模拟量的信号量化值;所述采编控制模块,将所述数字量采集电路生成的数字量和所述XADC转换模块生成的信号量化值编排为数字信号数列,再经PCM码流生成模块生成PCM码流输出,码速率为f2;满足f2>f1;所述交换子模块输出的每一路模拟量的采样时间间隔为N/f2。本申请解决遥测采编器体积过大和功耗过高的问题。

    一种微型遥测采编器
    4.
    发明公开

    公开(公告)号:CN109634146A

    公开(公告)日:2019-04-16

    申请号:CN201811502137.1

    申请日:2018-12-10

    Inventor: 高君路 沈力

    CPC classification number: G05B19/04

    Abstract: 本发明公开了一种微型遥测采编器,解决现有采编器体积大、成本高、重量重、功耗大的问题。所述采编器,包含:数字信号收发器、隔离模块、交换子模块、系统级芯片模块;输入信号一部分为数字信号,通过数字信号收发器、隔离模块,传输至系统级芯片模块;另一部分为多路并行模拟信号,通过交换子模块,输出为单路时分模拟信号,至系统级芯片模块;数字信号通信模块,对隔离模块输出的数字信号进行协议解析;模数转换模块,接收单路时分模拟信号,输出采编信号;采编控制模块,接收数字解析信号、采编信号,输出组帧综合信号;编码生成模块,接收组帧综合信号,加入帧信息并进行随机化编码处理,输出编码信号。本发明实现了采编器的微型结构设计。

    一种飞行器遥测发射装置及实现方法

    公开(公告)号:CN119892575A

    公开(公告)日:2025-04-25

    申请号:CN202411969522.2

    申请日:2024-12-30

    Abstract: 本发明公开了一种飞行器遥测发射装置及实现方法,包括调频模块、功率放大模块、二次电源模块,其中调频模块与功率放大模块相连,二次电源模块与调频模块和功率放大模块分别相连,在调频模块中对信号进行PCM/FSK、IQ调制处理,在功率放大模块通过滤波设计、结构屏蔽设计,具有频率、码率配置灵活,频率调节步进小,零频可响应等优点。

Patent Agency Ranking