-
公开(公告)号:CN103714035B
公开(公告)日:2015-07-08
申请号:CN201310751618.7
申请日:2013-12-31
Applicant: 北京控制工程研究所
IPC: G06F13/40
Abstract: 一种用于集成环境的多层软件总线结构,所述结构包括多层总线和插件;多层总线由若干处于不同层次的总线组成,这些总线按照树的拓扑结构组织在一起:最底层有且只有一条总线,称为全局总线,其他各层次的总线都称为局部总线,以全局总线为树根,形成多层的树状结构;插件是集成环境中被集成的软件的封装,以服务的形式将被集成软件的功能加入集成环境中。本发明所提出的多层总线结构实现了总线协议的可扩展性,能够通过增加新的局部总线,对总线协议进行扩展,以针对新类型工具进行更加高效、紧密的集成。
-
公开(公告)号:CN103257606B
公开(公告)日:2015-08-19
申请号:CN201310142187.4
申请日:2013-04-22
Applicant: 北京控制工程研究所
IPC: G05B19/042
Abstract: 一种USB接口高速实时采样逻辑分析仪,包括单片机系统和FPGA系统,其中,单片机系统包括USB接口模块、GPIF模块、SPI总线模块、FPGA引导配置模块和RAM程序执行模块;FPGA系统包括FPGA程序执行模块、FIFO控制器模块、指示灯模块和通道采样率选择/采样模块。本发明采用单片机系统+FPGA系统架构,具有高速实时采样的优点。单片机系统实现GPIF状态机的同步时钟采用100MHz工作,实现了USB总线实时传输600Mbps采样原始数据。
-
公开(公告)号:CN103257606A
公开(公告)日:2013-08-21
申请号:CN201310142187.4
申请日:2013-04-22
Applicant: 北京控制工程研究所
IPC: G05B19/042
Abstract: 一种USB接口高速实时采样逻辑分析仪,包括单片机系统和FPGA系统,其中,单片机系统包括USB接口模块、GPIF模块、SPI总线模块、FPGA引导配置模块和RAM程序执行模块;FPGA系统包括FPGA程序执行模块、FIFO控制器模块、指示灯模块和通道采样率选择/采样模块。本发明采用单片机系统+FPGA系统架构,具有高速实时采样的优点。单片机系统实现GPIF状态机的同步时钟采用100MHz工作,实现了USB总线实时传输600Mbps采样原始数据。
-
公开(公告)号:CN103714035A
公开(公告)日:2014-04-09
申请号:CN201310751618.7
申请日:2013-12-31
Applicant: 北京控制工程研究所
IPC: G06F13/40
Abstract: 一种用于集成环境的多层软件总线结构,所述结构包括多层总线和插件;多层总线由若干处于不同层次的总线组成,这些总线按照树的拓扑结构组织在一起:最底层有且只有一条总线,称为全局总线,其他各层次的总线都称为局部总线,以全局总线为树根,形成多层的树状结构;插件是集成环境中被集成的软件的封装,以服务的形式将被集成软件的功能加入集成环境中。本发明所提出的多层总线结构实现了总线协议的可扩展性,能够通过增加新的局部总线,对总线协议进行扩展,以针对新类型工具进行更加高效、紧密的集成。
-
-
-