-
公开(公告)号:CN117632820B
公开(公告)日:2024-05-14
申请号:CN202410090405.2
申请日:2024-01-22
Applicant: 北京开源芯片研究院
Abstract: 本发明实施例提供一种请求处理方法、装置、总线桥、电子设备及可读存储介质,涉及计算机技术领域,该方法包括:响应于接收到由第一总线发送的第一请求,将第一请求存储至预设的保留栈中;将保留栈中的第一请求转换为符合第二总线的第二请求,并将保留栈中的第二请求发送至第二总线;响应于接收到由第二总线发送的响应数据,将响应数据转换为符合第一总线的响应数据,作为目标响应数据,并将目标响应数据存储至保留栈中;将保留栈中的目标响应数据按照第一总线的指定响应顺序发送至第一总线。相比于现有技术中在前一请求的响应数据返回后,再发送下一请求的方法,本发明实施例提供的请求处理方法,提高了请求处理的效率。
-
公开(公告)号:CN117632820A
公开(公告)日:2024-03-01
申请号:CN202410090405.2
申请日:2024-01-22
Applicant: 北京开源芯片研究院
Abstract: 本发明实施例提供一种请求处理方法、装置、总线桥、电子设备及可读存储介质,涉及计算机技术领域,该方法包括:响应于接收到由第一总线发送的第一请求,将第一请求存储至预设的保留栈中;将保留栈中的第一请求转换为符合第二总线的第二请求,并将保留栈中的第二请求发送至第二总线;响应于接收到由第二总线发送的响应数据,将响应数据转换为符合第一总线的响应数据,作为目标响应数据,并将目标响应数据存储至保留栈中;将保留栈中的目标响应数据按照第一总线的指定响应顺序发送至第一总线。相比于现有技术中在前一请求的响应数据返回后,再发送下一请求的方法,本发明实施例提供的请求处理方法,提高了请求处理的效率。
-
公开(公告)号:CN116955044B
公开(公告)日:2023-12-22
申请号:CN202311174747.4
申请日:2023-09-12
Applicant: 北京开源芯片研究院
IPC: G06F11/22
Abstract: 本申请提供了一种处理器的缓存工作机制的测试方法、装置、设备及介质,涉及处理器测试技术领域,包括:获取处理器的缓存工作机制信息;根据缓存工作机制信息,对预设的初始测试程序进行配置,获得用于测试处理器的缓存的工作机制的测试程序;测试程序具有多个缓存测试模式;通过测试程序,针对每个缓存测试模式,生成与处理器的至少部分线程一一对应的线程地址,线程地址满足缓存测试模式;通过测试程序,按照每个缓存测试模式对应的线程地址,测试缓存的工作机制,获得测试结果,以实现对处理器(56)对比文件李涛等.面向图形和图像处理的轻核阵列机结构.西安邮电学院学报.2012,(第03期),全文.郭松柳等.片上多处理器的层次化高速测试和验证技术.哈尔滨工程大学学报.2007,(第05期),全文.肖俊华等.片上多处理器中基于步长和指针的预取.计算机工程.2009,(第04期),全文.
-
公开(公告)号:CN116955044A
公开(公告)日:2023-10-27
申请号:CN202311174747.4
申请日:2023-09-12
Applicant: 北京开源芯片研究院
IPC: G06F11/22
Abstract: 本申请提供了一种处理器的缓存工作机制的测试方法、装置、设备及介质,涉及处理器测试技术领域,包括:获取处理器的缓存工作机制信息;根据缓存工作机制信息,对预设的初始测试程序进行配置,获得用于测试处理器的缓存的工作机制的测试程序;测试程序具有多个缓存测试模式;通过测试程序,针对每个缓存测试模式,生成与处理器的至少部分线程一一对应的线程地址,线程地址满足缓存测试模式;通过测试程序,按照每个缓存测试模式对应的线程地址,测试缓存的工作机制,获得测试结果,以实现对处理器缓存的工作机制测试,且适应线程使用缓存的多种场景,降低了线程使用缓存场景的仿真时间,解决了在先技术中仿真时间长的问题。
-
-
-