-
公开(公告)号:CN104951579A
公开(公告)日:2015-09-30
申请号:CN201410122914.5
申请日:2014-03-28
Applicant: 北京大学
Abstract: 本发明公开了一种基于ID和FSM结合的电路可信性设计方法,该方法主要包括三个部分:密钥(KEY)逻辑控制单元、有限状态机(FSM)和芯片模糊插入逻辑。KEY逻辑控制单元将ID(身份认证)部分比特位与KEY进行逻辑粘合形成序列Y,用于控制FSM跳转;FSM复制其中的一些状态,ID剩余比特位决定跳转到这些复制位中的哪一个,再通过序列Y匹配下一次跳转。模糊插入单元将FSM的输出同芯片内部节点进行逻辑粘合并匹配电路工作模式。若KEY不正确,电路无法正确进入正常状态,即处于模糊状态。本发明通过插入结合ID的FSM控制内部节点,对电路节点信息进行了隐藏,降低攻击者施加攻击的准确性,同时集成芯片ID,有效提高电路的不可复制性,大大提高于集成电路的可信性。