一种流水线含自校正因子的CORDIC算法协处理器硬件结构

    公开(公告)号:CN119065634A

    公开(公告)日:2024-12-03

    申请号:CN202310666919.3

    申请日:2023-05-31

    Applicant: 北京大学

    Abstract: 本发明实现了一种流水线含自校正因子的CORDIC算法协处理器硬件结构。CORDIC协处理器采用含自校正因子的CORDIC算法,算法通过对一个非恒定的缩放因子的迭代计算,并利用浮点乘法器实现更快的收敛,创新性地对该算法进行了流水线实现,并作为协处理器设计;设计解码单元用于微旋转的自适应选择,并使用一个全新的查找表;对浮点运算单元进行并行化设计提高了设计吞吐量,支持不同超越函数的乱序执行,以更快的速度完成三角函数、双曲函数、自然对数、平方根等多种超越函数的计算;本发明根据RISC‑V扩展指令,设计了各类超越函数的自定义扩展指令,完成了CORDIC协处理器的连接,实现了RISC‑V处理器对各类超越函数的计算,大大加快了RISC‑V处理器对三角函数等超越函数的计算速度。

Patent Agency Ranking