一种测试方法和系统
    1.
    发明公开

    公开(公告)号:CN101464491A

    公开(公告)日:2009-06-24

    申请号:CN200910077512.7

    申请日:2009-01-21

    Abstract: 本发明公开了一种测试方法,包括:被测设备(DUT)获取来自自动测试设备(ATE)的测试程序,根据所述测试程序进行初始化;所述DUT接收测试信号,根据所述测试信号进行测试,并输出测试结果;所述ATE读取所述测试结果,并根据所述测试结果确定所述DUT是否符合要求。本发明同时公开了一种测试系统。应用本发明所述的方法和系统,能降低测试成本和提高故障覆盖率,且易于实现。

    一种直放站
    2.
    发明公开

    公开(公告)号:CN101359956A

    公开(公告)日:2009-02-04

    申请号:CN200810222263.1

    申请日:2008-09-12

    Abstract: 本发明公开了一种直放站,包括接收侧射频处理单元、第一数字下变频单元(DDC)、基带处理单元、数字上变频单元(DUC)、发送侧射频处理单元和功率放大处理单元。本发明作为对回波消除的闭环控制的参考信号ref直接由基带处理单元自身产生,即以基带数字信号作为参考信号ref参与回波消除处理,简化了回波消除的处理复杂度:一方面,由于无需增加对参考信号进行处理的硬件电路,大大减小了系统复杂性,另一方面,同时也保证了对回波的消除效果。而且,本发明基带处理单元的延时相当小。

    一种调制数据转换单元和调制数据转换方法

    公开(公告)号:CN101312510B

    公开(公告)日:2010-09-15

    申请号:CN200810113684.0

    申请日:2008-05-29

    Abstract: 本发明公开了一种调制数据转换单元和调制数据转换方法;所述调制数据转换单元包括:并行数据处理模块,用于接收调制数据,将各时钟周期收到的调制数据按照与接收方约定的方式变换为N比特宽的并行数据发送;其中N大于或等于调制数据可能出现的最大位宽;采用时钟嵌入方式的总线串联/解串器SERDES,用于接收并行数据,将其转换为串行数据输出。本发明用串行总线取代并行总线,能实现更高的数据传输率,由于并行数据改为串行后数据线和硬件减少,因此可以使调制器面积大幅度减小;由于同步所用时钟由SERDES生成,不用再根据约定来获得,更方便用户的使用。

    一种直放站
    4.
    发明授权

    公开(公告)号:CN101359956B

    公开(公告)日:2011-04-20

    申请号:CN200810222263.1

    申请日:2008-09-12

    Abstract: 本发明公开了一种直放站,包括接收侧射频处理单元、第一数字下变频单元(DDC)、基带处理单元、数字上变频单元(DUC)、发送侧射频处理单元和功率放大处理单元。本发明作为对回波消除的闭环控制的参考信号ref直接由基带处理单元自身产生,即以基带数字信号作为参考信号ref参与回波消除处理,简化了回波消除的处理复杂度:一方面,由于无需增加对参考信号进行处理的硬件电路,大大减小了系统复杂性,另一方面,同时也保证了对回波的消除效果。而且,本发明基带处理单元的延时相当小。

    一种测试方法和系统
    5.
    发明授权

    公开(公告)号:CN101464491B

    公开(公告)日:2012-04-18

    申请号:CN200910077512.7

    申请日:2009-01-21

    Abstract: 本发明公开了一种测试方法,包括:被测设备(DUT)获取来自自动测试设备(ATE)的测试程序,根据所述测试程序进行初始化;所述DUT接收测试信号,根据所述测试信号进行测试,并输出测试结果;所述ATE读取所述测试结果,并根据所述测试结果确定所述DUT是否符合要求。本发明同时公开了一种测试系统。应用本发明所述的方法和系统,能降低测试成本和提高故障覆盖率,且易于实现。

    一种调制数据转换单元和调制数据转换方法

    公开(公告)号:CN101312510A

    公开(公告)日:2008-11-26

    申请号:CN200810113684.0

    申请日:2008-05-29

    Abstract: 本发明公开了一种调制数据转换单元和调制数据转换方法;所述调制数据转换单元包括:并行数据处理模块,用于接收调制数据,将各时钟周期收到的调制数据按照与接收方约定的方式变换为N比特宽的并行数据发送;其中N大于或等于调制数据可能出现的最大位宽;采用时钟嵌入方式的总线串联/解串器SERDES,用于接收并行数据,将其转换为串行数据输出。本发明用串行总线取代并行总线,能实现更高的数据传输率,由于并行数据改为串行后数据线和硬件减少,因此可以使调制器面积大幅度减小;由于同步所用时钟由SERDES生成,不用再根据约定来获得,更方便用户的使用。

    一种直放站
    7.
    实用新型

    公开(公告)号:CN201332396Y

    公开(公告)日:2009-10-21

    申请号:CN200820122504.0

    申请日:2008-09-12

    CPC classification number: H04B7/15585

    Abstract: 本实用新型公开了一种直放站,来自接收天线的射频信号经接收侧射频处理单元和第一数字下变频单元(DDC)处理后,基带处理单元以其自身输出信号的基带数字信号作为参考信号,对得到的数字中频信号进行回波消除处理后发送给数字下变频单元(DUC),之后经DUC、发送侧射频处理单元和功率放大处理单元处理后经发送天线发射。本实用新型作为对回波消除的闭环控制的参考信号直接由基带处理单元自身产生,即以基带数字信号作为参考信号参与回波消除处理,简化了回波消除的处理复杂度:一方面,由于无需增加对参考信号进行处理的硬件电路,大大减小了系统复杂性,另一方面,同时也保证了对回波的消除效果。而且,本实用新型基带处理单元的延时相当小。

Patent Agency Ranking