-
公开(公告)号:CN1378679A
公开(公告)日:2002-11-06
申请号:CN00814184.3
申请日:2000-09-06
Applicant: 全斯美达有限公司
IPC: G06M3/02
CPC classification number: G06F11/3409 , G06F11/348 , G06F2201/86 , G06F2201/88
Abstract: 在整个微处理器芯片中发生的某些事件由一个计数器系统(1)监测,该计数器系统包含许多被固定在处理器芯片上的单个位置处的数字电子计数器(3、5、7和9)。那些事件经由电线被传达给计数器系统,电线延伸到负责用信号通知事件发生的处理器中的那些功能单元。在程序控制下,每个计数器可以被选择性地连接到(11、13、15和17)各种功能事件产生单元的一个所选单元。通过选择逻辑(19、21、23和25),起源于多个功能单元的分开的事件可以被合乎逻辑地加以组合,从而所计算的事件是多个基础事件的布尔逻辑组合。
-
公开(公告)号:CN1258741C
公开(公告)日:2006-06-07
申请号:CN00814184.3
申请日:2000-09-06
Applicant: 全斯美达有限公司
IPC: G06M3/02
CPC classification number: G06F11/3409 , G06F11/348 , G06F2201/86 , G06F2201/88
Abstract: 在整个微处理器芯片中发生的某些事件由一个计数器系统(1)监测,该计数器系统包含许多被固定在处理器芯片上的单个位置处的数字电子计数器(3、5、7和9)。那些事件经由电线被传达给计数器系统,电线延伸到负责用信号通知事件发生的处理器中的那些功能单元。在程序控制下,每个计数器可以被选择性地连接到(11、13、15和17)各种功能事件产生单元的一个所选单元。通过选择逻辑(19、21、23和25),起源于多个功能单元的分开的事件可以被合乎逻辑地加以组合,从而所计算的事件是多个基础事件的布尔逻辑组合。
-