-
公开(公告)号:CN108363669B
公开(公告)日:2021-10-22
申请号:CN201810062812.7
申请日:2018-01-23
Applicant: 佳能株式会社
IPC: G06F13/16 , G06F13/28 , G06F13/364
Abstract: 本发明涉及存储器访问系统、其控制方法、存储介质及图像形成装置。为了实现本发明,该存储器访问系统监视表示在存储器与多个主设备之间使用的总的存储带宽的使用存储带宽,并且确定使用存储带宽是否大于等于第一阈值。基于上述确定结果,该存储器访问系统还限制多个主设备当中的低优先级的主设备对存储器的访问。
-
公开(公告)号:CN107819969B
公开(公告)日:2020-04-28
申请号:CN201710822265.3
申请日:2017-09-13
Applicant: 佳能株式会社
Abstract: 本发明公开了包括环形总线系统的信息处理装置和半导体集成电路。即使在连接到LSI的内部环形总线的环形总线接口被配设为LSI的接口以增加新的图像处理功能的情况下,环形总线上的功能扩展模块的位置也是固定的。该信息处理装置包括:第一控制器单元,其具有多个模块和以环形形式连接所述多个模块的环形总线;以及第二控制器单元,其具有多个模块和以环形形式连接所述多个模块的环形总线,其中,所述第一控制器单元具有:接口,其向所述第二控制器单元内的环形总线发送数据,以及开关,其能够将从所述第一控制器单元的多个模块中的至少一个模块输出的数据的输出目的地切换到所述接口。
-
公开(公告)号:CN107819969A
公开(公告)日:2018-03-20
申请号:CN201710822265.3
申请日:2017-09-13
Applicant: 佳能株式会社
Abstract: 本发明公开了包括环形总线系统的信息处理装置和半导体集成电路。即使在连接到LSI的内部环形总线的环形总线接口被配设为LSI的接口以增加新的图像处理功能的情况下,环形总线上的功能扩展模块的位置也是固定的。该信息处理装置包括:第一控制器单元,其具有多个模块和以环形形式连接所述多个模块的环形总线;以及第二控制器单元,其具有多个模块和以环形形式连接所述多个模块的环形总线,其中,所述第一控制器单元具有:接口,其向所述第二控制器单元内的环形总线发送数据,以及开关,其能够将从所述第一控制器单元的多个模块中的至少一个模块输出的数据的输出目的地切换到所述接口。
-
公开(公告)号:CN108363669A
公开(公告)日:2018-08-03
申请号:CN201810062812.7
申请日:2018-01-23
Applicant: 佳能株式会社
IPC: G06F13/16 , G06F13/28 , G06F13/364
CPC classification number: G06F13/30 , G06F13/1605 , G06F13/1657 , G06F13/18 , G06F13/34 , G06F13/362 , G06F13/364 , G06F15/167 , H04N1/40
Abstract: 本发明涉及存储器访问系统、其控制方法、存储介质及图像形成装置。为了实现本发明,该存储器访问系统监视表示在存储器与多个主设备之间使用的总的存储带宽的使用存储带宽,并且确定使用存储带宽是否大于等于第一阈值。基于上述确定结果,该存储器访问系统还限制多个主设备当中的低优先级的主设备对存储器的访问。
-
公开(公告)号:CN103391385A
公开(公告)日:2013-11-13
申请号:CN201310159984.3
申请日:2013-05-03
Applicant: 佳能株式会社
Inventor: 新藤泰士
CPC classification number: H04N1/00575 , G03G15/234 , G03G2215/00928 , H04N1/0058 , H04N1/00586 , H04N1/00596 , H04N1/12 , H04N2201/0091 , H04N2201/044
Abstract: 本发明提供了一种进行阴影校正的图像读取装置及其控制方法。该图像读取装置包括能够旋转以读取原稿的读取单元。在读取单元读取原稿的图像之后进行旋转期间,CPU使读取单元读取用于校正所读取的图像的图像数据。CPU使用由读取单元读取的图像数据进行校正。
-
-
-
-