一种硬件地址编址电路及其制作、使用方法

    公开(公告)号:CN106844266A

    公开(公告)日:2017-06-13

    申请号:CN201710067375.3

    申请日:2017-02-06

    Abstract: 本发明公开了一种硬件地址编址电路及其制作、使用方法,用于减少硬件端口占用的同时降低系统的成本,包括:位于硬件上的控制端口和N个地址端口;N大于等于1;控制端口分别与N个地址端口中的每个地址端口电连接;N个地址端口中的每个地址端口的外接电路为以下至少一种:接地电路、浮空电路和接电源电路;其中,每个地址接口的外接电路由硬件地址编址电路所表示的硬件地址决定。地址端口可以接三种外接电路,使得每一个地址端口都可以为硬件提供三种编址信息,而只需通过控制端口控制地址端口的输入,便能够将这三种编址状态区分开来,从而不但减少了编址电路对硬件端口占用,还降低了编址电路系统的成本。

    AISG协议转换适配器及电下倾角调控系统

    公开(公告)号:CN109167769B

    公开(公告)日:2021-03-12

    申请号:CN201810946354.3

    申请日:2018-08-20

    Abstract: 本发明公开一种AISG协议转换适配器及电下倾角调控系统,该AISG协议转换适配器协议转换电路,用于连接主设备的AISG连接器,以及用于连接BT设备的同轴电缆连接器;协议转换电路连接在AISG连接器与同轴电缆连接器之间;AISG连接器向协议转换电路传输第一控制信号;协议转换电路通过同轴电缆连接器,将转换第一控制信号得到的第一接口信号传输给BT设备;同轴电缆连接器向协议转换电路传输第二接口信号;协议转换电路通过AISG连接器,将转换第二接口信号得到的第二控制信号传输给主设备。本发明实施例AISG协议转换适配器体积小巧,成本低且方便配合各种设备完成调制解调协议转换功能,可直接配合现有BT设备提供全功能AISG控制。

    一种基于单片机的CPU复位控制系统、方法及装置

    公开(公告)号:CN104049702A

    公开(公告)日:2014-09-17

    申请号:CN201410268354.4

    申请日:2014-06-16

    Inventor: 黄赛

    CPC classification number: Y02D10/34

    Abstract: 本发明公开了一种基于单片机的CPU复位控制系统、方法及装置,用以解决现有技术中的看门狗电路不仅占用CPU资源,增加负载,还会出现CPU循环重启死锁现象,适用性较低的问题,该系统包括CPU和单片机,其中,单片机,用于在CPU上电启动阶段,接收CPU发送的第一响应信号,根据对应CPU上电启动阶段预设的第一定时周期,向CPU发送复位控制信息;并在CPU正常运行阶段,接收CPU发送的第二响应信号,根据对应CPU正常运行阶段预设的第二定时周期,向CPU发送复位控制信息。这样,通过采用微型通用的单片机,成本低、功耗小、可移植性强,不需要等待看门狗定时周期溢出,即可实现硬件的复位操作,缩短了设备的故障时间。

    示波器的控制电路及控制系统

    公开(公告)号:CN206863097U

    公开(公告)日:2018-01-09

    申请号:CN201720357752.2

    申请日:2017-04-06

    Abstract: 本实用新型提出一种示波器的控制电路及控制系统,所述控制电路包括:主控电路、按键电路以及通信电路;其中,所述按键电路安装在示波器机体外的承托基座上;所述主控电路与所述按键电路以及所述通信电路连接,所述通信电路与示波器连接;所述主控电路获取所述按键电路的按键信息,通过所述通信电路将所述按键信息发送至所述示波器,只需一人就可在测试电子设备的同时操控示波器。

Patent Agency Ranking