-
公开(公告)号:CN103957179A
公开(公告)日:2014-07-30
申请号:CN201410136651.3
申请日:2014-04-04
Applicant: 京信通信系统(中国)有限公司
IPC: H04L25/49
Abstract: 本发明公开一种DPD实现方法和系统,所述方法包括:抓取功放输入信号和功放输出信号;根据预失真多项式,通过FPGA将抓取的功放输入信号和功放输出信号转换为自相关矩阵和互相关矩阵,其中,所述互相关矩阵为所述自相关矩阵与预失真系数的乘积;根据所述自相关矩阵和所述互相关矩阵,求解出所述预失真系数,并将所述预失真系数发送至所述FPGA;所述FPGA根据所述预失真系数,对输入信号进行预失真处理。实施本发明的方法和系统,所述FPFA的使用,使得在功率变化后能快速完成DPD系数更新,从而有效的防止因功率、频点变化导致互调长时间恶化,可极大地提高通信质量和功放效率。
-
公开(公告)号:CN103957179B
公开(公告)日:2018-04-20
申请号:CN201410136651.3
申请日:2014-04-04
Applicant: 京信通信系统(中国)有限公司
IPC: H04L25/49
Abstract: 本发明公开一种DPD实现方法和系统,所述方法包括:抓取功放输入信号和功放输出信号;根据预失真多项式,通过FPGA将抓取的功放输入信号和功放输出信号转换为自相关矩阵和互相关矩阵,其中,所述互相关矩阵为所述自相关矩阵与预失真系数的乘积;根据所述自相关矩阵和所述互相关矩阵,求解出所述预失真系数,并将所述预失真系数发送至所述FPGA;所述FPGA根据所述预失真系数,对输入信号进行预失真处理。实施本发明的方法和系统,所述FPFA的使用,使得在功率变化后能快速完成DPD系数更新,从而有效的防止因功率、频点变化导致互调长时间恶化,可极大地提高通信质量和功放效率。
-