-
公开(公告)号:CN119937205A
公开(公告)日:2025-05-06
申请号:CN202510322923.7
申请日:2025-03-18
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G02F1/1345 , G02F1/13357 , G02F1/1333 , G02F1/133
Abstract: 本公开提供一种显示模组及其制备方法、显示装置,显示模组包括:显示面板、背光模组和覆晶薄膜,显示面板包括第一基板、液晶层和第二基板,第一基板朝向第二基板的一侧在扇出区内设置有扇出线,第二基板和液晶层在第一平面内的正投影与扇出区在第一平面内的正投影不交叠;背光模组设置于第二基板远离第一基板的一侧,背光模组包括与第二基板相对设置的第一底面以及位于第二基板与第一底面之间的第一侧面,第一侧面与第一底面之间的夹角为钝角;覆晶薄膜包括第一区域、第二区域和第三区域,第一区域设置于扇出线朝向第二基板的一侧并与扇出线连接,第三区域设置于第一底面远离显示面板的一侧,第二区域与第一侧面搭接接触。
-
公开(公告)号:CN115731845B
公开(公告)日:2025-02-18
申请号:CN202211534384.6
申请日:2022-11-29
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G09G3/30
Abstract: 本申请涉及显示控制技术领域,公开了一种显示面板,包括:显示区域,上述显示区域包括阵列排布的像素单元和沿第一方向延伸的多条栅线,其中的每一行像素单元与至少两条栅线的信号输入端电连接,分别位于显示区域两侧的第一栅极驱动电路和第二栅极驱动电路,并且,同一行像素单元电连接的至少两条栅线的信号输入端位于显示区域的同一侧,这样,由同一侧的至少两条栅线的信号输入端来为同一行像素单元中的R、G和B三个颜色通道的开关进行供电,从而能够保证各个像素单元供电均衡,进而减少因电压差不一致而出现的左青右红、竖纹不良等情况。
-
公开(公告)号:CN115236909B
公开(公告)日:2023-10-13
申请号:CN202210948272.9
申请日:2022-08-08
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G02F1/1362
Abstract: 本申请提供一种阵列基板及其制作方法、显示面板和显示装置。该阵列基板,包括显示区和位于所述显示区周边的非显示区,所述非显示区包括栅极驱动电路,所述栅极驱动电路包括第一走线和第二走线,所述第一走线和所述第二走线在所述阵列基板上的正投影至少部分重叠;所述阵列基板还包括有机膜层,所述有机膜层具有开槽,所述开槽在所述阵列基板上的正投影与所述第一走线和所述第二走线的重叠区域相重叠。所述制备方法包括形成所述栅极驱动电路的第一走线和第二走线;在所述第一走线和所述第二走线上形成有机膜层;在所述有机膜层形成开槽。
-
公开(公告)号:CN116449616A
公开(公告)日:2023-07-18
申请号:CN202310442714.7
申请日:2023-04-23
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G02F1/1345 , G02F1/133 , G02F1/1343
Abstract: 一种显示面板及显示装置,所述显示面板包括显示区和设置在所述显示区周边的扇出区和绑定区,所述扇出区包括多个扇出部,所述扇出部包括在衬底上堆叠的多个导电层,所述绑定区包括多个沿第一方向分布的绑定部,所述绑定部包括在所述衬底上堆叠的多个导电层,以及,设置在所述多个导电层远离所述衬底一侧的绑定层,所述绑定层包括多个绑定引脚,所述多个绑定引脚分别与所述绑定区的多个导电层连接,所述多个绑定引脚沿第二方向分布,所述第二方向与所述第一方向交叉。
-
公开(公告)号:CN116381991A
公开(公告)日:2023-07-04
申请号:CN202211668298.4
申请日:2022-12-23
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G02F1/1343 , G02F1/1368 , G02F1/1362 , G02F1/13357 , G02F1/1333 , G09G3/36
Abstract: 本发明公开了一种显示面板及其控制方法、显示装置,该显示面板包括:第一子像素电极及第二子像素电极,第一子像素电极与第二子像素电极电连接;其中,第一子像素电极对应有色子像素,第二子像素电极对应无色子像素;第一公共电极及第二公共电极,分别与第一子像素电极和第二子像素电极对应;第一开关元件,用于控制第二公共电极与第二子像素电极的连接关系;显示面板工作在第一频率时,第一开关元件截止,第二公共电极与第二子像素电极断开连接,第二公共电极与第一公共电极加载第一电位;显示面板工作在第二频率时,第一开关元件导通,第二公共电极与像素电极电连接,第一公共电极加载第一电位;其中,第一频率小于第二频率。
-
公开(公告)号:CN116343642A
公开(公告)日:2023-06-27
申请号:CN202310316039.3
申请日:2023-03-28
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G09G3/20 , G09G3/36 , G09G3/3208 , G11C19/28
Abstract: 本公开实施例提供的移位寄存器单元、显示面板及显示装置,包括移位寄存器电路和多路选通电路,通过这两个电路的相互配合,可以输出N个不同的栅极扫描信号。并且,一个驱动输出端可以耦接一条栅线,则本公开实施例中的移位寄存器单元可以耦接N条栅线,当该移位寄存器单元应用于显示面板中时,可以减少移位寄存器单元的数量,有利于窄边框设计。
-
公开(公告)号:CN115236909A
公开(公告)日:2022-10-25
申请号:CN202210948272.9
申请日:2022-08-08
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G02F1/1362
Abstract: 本申请提供一种阵列基板及其制作方法、显示面板和显示装置。该阵列基板,包括显示区和位于所述显示区周边的非显示区,所述非显示区包括栅极驱动电路,所述栅极驱动电路包括第一走线和第二走线,所述第一走线和所述第二走线在所述阵列基板上的正投影至少部分重叠;所述阵列基板还包括有机膜层,所述有机膜层具有开槽,所述开槽在所述阵列基板上的正投影与所述第一走线和所述第二走线的重叠区域相重叠。所述制备方法包括形成所述栅极驱动电路的第一走线和第二走线;在所述第一走线和所述第二走线上形成有机膜层;在所述有机膜层形成开槽。
-
公开(公告)号:CN114815421A
公开(公告)日:2022-07-29
申请号:CN202210427084.1
申请日:2022-04-21
Applicant: 南京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/1362 , H01L27/12
Abstract: 本申请实施例提供了一种阵列基板、显示面板及显示设备。在本申请实施例提供的阵列基板中,设置于周边区域的第一信号线包括第一子段和第二子段,在垂直于衬底基板的方向,一条第二信号线覆盖至少一条第一信号线的第一子段,通过设置第一子段沿第二方向的尺寸、小于第二子段沿第二方向的尺寸,即第一子段的宽度小于第二子段的宽度,从而能够减小第二信号线与第一信号线相互重叠部分的面积,即能够减小跨线位置处的面积,在阵列基板工作过程中,能够减小跨线位置处积累的电荷量,从而能够降低跨线位置处发生ESD现象的几率,能够降低第二信号线与第一信号线在跨线位置处发生短路的几率,进而能够降低应有该阵列基板的显示面板出现横纹和黑屏的几率。
-
公开(公告)号:CN118355358A
公开(公告)日:2024-07-16
申请号:CN202280004248.8
申请日:2022-11-14
Applicant: 京东方科技集团股份有限公司 , 南京京东方显示技术有限公司
IPC: G06F3/041 , G02F1/1343 , G02F1/1333 , G06F3/044
Abstract: 一种显示面板及阵列基板。阵列基板包括多个像素(21),多个像素(21)构成多个像素列(22),一个像素(21)包括多个子像素(211),阵列基板还包括:衬底(1);像素电极层,包括多个像素电极(10),多个像素电极(10)与多个子像素(211)对应;触控电极层,设于像素电极层的一侧,触控电极层包括间隔分布且相互绝缘的多个触控电极单元(8);其中,在像素列(22)方向上相邻的两个触控电极单元(8)之间设有第一间隙(15),第一间隙(15)在像素列(22)方向上位于像素电极(10)的两端之间,从而使扫描信号线(13)与第一间隙(15)错开,可以防止扫描信号线(13)与像素电极层之间的电场对液晶的影响,可以提高显示效果并提高开口率。
-
公开(公告)号:CN114815421B
公开(公告)日:2024-04-19
申请号:CN202210427084.1
申请日:2022-04-21
Applicant: 南京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/1362 , H01L27/12
Abstract: 本申请实施例提供了一种阵列基板、显示面板及显示设备。在本申请实施例提供的阵列基板中,设置于周边区域的第一信号线包括第一子段和第二子段,在垂直于衬底基板的方向,一条第二信号线覆盖至少一条第一信号线的第一子段,通过设置第一子段沿第二方向的尺寸、小于第二子段沿第二方向的尺寸,即第一子段的宽度小于第二子段的宽度,从而能够减小第二信号线与第一信号线相互重叠部分的面积,即能够减小跨线位置处的面积,在阵列基板工作过程中,能够减小跨线位置处积累的电荷量,从而能够降低跨线位置处发生ESD现象的几率,能够降低第二信号线与第一信号线在跨线位置处发生短路的几率,进而能够降低应有该阵列基板的显示面板出现横纹和黑屏的几率。
-
-
-
-
-
-
-
-
-