-
公开(公告)号:CN119603342A
公开(公告)日:2025-03-11
申请号:CN202411569145.3
申请日:2024-11-05
Applicant: 之江实验室
IPC: H04L67/141 , H04L49/35 , G06F15/173 , H04L101/622
Abstract: 本说明书公开了一种数据传输的系统、方法、存储介质及电子设备,包括:互连端点可确定待传输数据包,根据待传输数据包中包含的目标互连端点对应的显存地址,确定目标互连端点对应的虚拟MAC地址,并作为目标MAC地址。将待传输数据包和目标MAC地址发送给互连交换节点。互连交换节点可接收待传输数据包和目标MAC地址,并根据目标MAC地址,将待传输数据包发送给所述目标互连端点,降低网络配置的复杂度以及传输时延,节省缓存空间,降低存储成本和硬件成本,减少网络开销。并且,上述数据传输过程简单且标准化,也不需要任何专属的驱动程序和操作系统支持,易于多种网络设备实现数据传输,提高网络设备的兼容性和互操作性。
-
公开(公告)号:CN119759833A
公开(公告)日:2025-04-04
申请号:CN202411832025.8
申请日:2024-12-12
Applicant: 之江实验室
IPC: G06F15/163 , G06F11/10
Abstract: 本说明书公开了一种提供一种芯片间通信系统、方法,所述系统包括:若干连接节点与交换结构,各连接节点均连接至所述交换结构,针对任一连接节点,该连接节点包括计算芯片与连接模块,所述计算芯片,用于根据计算任务,生成待传输数据,将所述待传输数据传输至所述连接模块,所述连接模块,用于确定所述待传输数据的目标连接节点,并通过所述交换结构将所述待传输数据传输至所述目标连接节点,所述连接模块还用于,接收其他连接节点传输的待传输数据,将所述待传输数据传输至所述计算芯片,可利用各连接节点形成的统一的通信链路,实现多计算芯片的高速连接通信。
-
公开(公告)号:CN119363553A
公开(公告)日:2025-01-24
申请号:CN202411486701.0
申请日:2024-10-23
Applicant: 之江实验室
IPC: H04L41/044 , H04L49/356
Abstract: 本说明书公开了一种智算网络结构及智算网络结构的构建方法。在本说明书提供的智算网络结构中,包括核心层、汇聚层、接入层、客户端;在所述智算网络结构中,每个核心层与每个汇聚层之间相互连接,每个汇聚层按照预设规则与至少部分接入层相互连接,每个接入层按照所述预设规则与至少部分汇聚层相互连接,每个客户端与一个接入层相互连接;其中,所述核心层与所述汇聚层以及所述汇聚层与所述接入层之间采用电交换的形式进行连接,所述接入层与所述客户端之间采用光传输的形式进行连接。采用本结构不仅能够降低光链路的故障率,还极大降低了智算网络结构的构建成本。
-
-