-
公开(公告)号:CN111478700A
公开(公告)日:2020-07-31
申请号:CN202010197642.0
申请日:2020-03-19
Applicant: 中国计量科学研究院
Abstract: 公开了一种约瑟夫森子结阵单元模拟器,包括模拟单元、微控制器与磁耦隔离器,模拟单元与微控制器通过磁耦隔离器连接,其中,模拟单元包括采样电阻、模数转换器、数模转换器、同相加法器:采样电阻连接模拟器的电流输入端与电压输出高端、同相加法器;模数转换器分别连接至采样电阻与电压输出高端;微控制器分别连接模数转换器与数模转换器;数模转换器的输出通道分别与第一分压器、第二分压器连接;同相加法器的输入端分别连接第一分压器与第二分压器,参考地端作为模拟器的电流输出端与电压输出低端。本发明通过约瑟夫森子结阵单元模拟器,模拟约瑟夫森子结阵的电流-电压特性,降低约瑟夫森结阵及其电压基准系统的风险与成本。
-
公开(公告)号:CN111628072B
公开(公告)日:2020-11-27
申请号:CN202010443109.8
申请日:2020-05-22
Applicant: 中国计量科学研究院
IPC: H01L39/02
Abstract: 公开了一种约瑟夫森结阵偏置组合计算方法、电子设备及介质。该方法可以包括:步骤1:计算所需的约瑟夫森结的总结数;步骤2:针对芯片所包含的约瑟夫森子结阵按照结数进行分组,包括T组、R组、S组和O组;步骤3:将总结数分解为nTj和nOj两项之和;步骤4:分别将p种分解方式中的nTj转换为通过T组和R组子结阵表示的p种偏置组合形式;步骤5:通过S组的量化误差补偿数值进行补偿,获得补偿后剩余误差最小的偏置组合方式;步骤6:将步骤5中的偏置组合方式按照原子结阵顺序进行排列。本发明通过对子结阵自动分组并匹配冗余或非冗余近似计算、量化误差补偿等算法,从而获得具有广泛适应性的优化子结阵偏置组合方案。
-
公开(公告)号:CN111323623B
公开(公告)日:2020-11-13
申请号:CN202010196724.3
申请日:2020-03-19
Applicant: 中国计量科学研究院
IPC: G01R1/28 , G05B19/042 , H01L39/22
Abstract: 公开了一种约瑟夫森阵列模拟系统及方法。该系统可以包括:总控制器;一对电压输出端子;多个约瑟夫森子结阵单元模拟器,每个模拟器均包括模拟单元、微控制器:每个模拟器的模拟单元的电流输出端与下一个模拟器的模拟单元的电流输入端连接,第一个模拟器的模拟单元的电流输入端与电压输出端子的高端连接,最后一个模拟器的模拟单元的电流输出端与电压输出端子的低端连接,每个模拟器的微控制器通过控制总线连接于总控制器;多个偏置电流输入端子,分别设置于模拟单元与模拟单元、模拟单元与电压输出端子之间。本发明通过与约瑟夫森阵列相同I‑V特性的模拟器来替代需要极低温条件下操作的量子芯片,降低了研发风险和成本。
-
公开(公告)号:CN111478700B
公开(公告)日:2020-12-04
申请号:CN202010197642.0
申请日:2020-03-19
Applicant: 中国计量科学研究院
Abstract: 公开了一种约瑟夫森子结阵单元模拟器,包括模拟单元、微控制器与磁耦隔离器,模拟单元与微控制器通过磁耦隔离器连接,其中,模拟单元包括采样电阻、模数转换器、数模转换器、同相加法器:采样电阻连接模拟器的电流输入端与电压输出高端、同相加法器;模数转换器分别连接至采样电阻与电压输出高端;微控制器分别连接模数转换器与数模转换器;数模转换器的输出通道分别与第一分压器、第二分压器连接;同相加法器的输入端分别连接第一分压器与第二分压器,参考地端作为模拟器的电流输出端与电压输出低端。本发明通过约瑟夫森子结阵单元模拟器,模拟约瑟夫森子结阵的电流‑电压特性,降低约瑟夫森结阵及其电压基准系统的风险与成本。
-
公开(公告)号:CN111628072A
公开(公告)日:2020-09-04
申请号:CN202010443109.8
申请日:2020-05-22
Applicant: 中国计量科学研究院
IPC: H01L39/02
Abstract: 公开了一种约瑟夫森结阵偏置组合计算方法、电子设备及介质。该方法可以包括:步骤1:计算所需的约瑟夫森结的总结数;步骤2:针对芯片所包含的约瑟夫森子结阵按照结数进行分组,包括T组、R组、S组和O组;步骤3:将总结数分解为nTj和nOj两项之和;步骤4:分别将p种分解方式中的nTj转换为通过T组和R组子结阵表示的p种偏置组合形式;步骤5:通过S组的量化误差补偿数值进行补偿,获得补偿后剩余误差最小的偏置组合方式;步骤6:将步骤5中的偏置组合方式按照原子结阵顺序进行排列。本发明通过对子结阵自动分组并匹配冗余或非冗余近似计算、量化误差补偿等算法,从而获得具有广泛适应性的优化子结阵偏置组合方案。
-
公开(公告)号:CN111323623A
公开(公告)日:2020-06-23
申请号:CN202010196724.3
申请日:2020-03-19
Applicant: 中国计量科学研究院
IPC: G01R1/28 , G05B19/042 , H01L39/22
Abstract: 公开了一种约瑟夫森阵列模拟系统及方法。该系统可以包括:总控制器;一对电压输出端子;多个约瑟夫森子结阵单元模拟器,每个模拟器均包括模拟单元、微控制器:每个模拟器的模拟单元的电流输出端与下一个模拟器的模拟单元的电流输入端连接,第一个模拟器的模拟单元的电流输入端与电压输出端子的高端连接,最后一个模拟器的模拟单元的电流输出端与电压输出端子的低端连接,每个模拟器的微控制器通过控制总线连接于总控制器;多个偏置电流输入端子,分别设置于模拟单元与模拟单元、模拟单元与电压输出端子之间。本发明通过与约瑟夫森阵列相同I-V特性的模拟器来替代需要极低温条件下操作的量子芯片,降低了研发风险和成本。
-
-
-
-
-