-
公开(公告)号:CN100571393C
公开(公告)日:2009-12-16
申请号:CN200710120586.5
申请日:2007-08-21
Applicant: 中国科学院计算技术研究所
IPC: H04N7/26
Abstract: 本发明公开了一种基于图像特征的码率控制方法,包括:计算当前图像帧的图像活跃性量;将计算得到的当前图像帧的图像活跃性量与预先选择的参考图像帧的图像活跃性量进行比较;基于所述比较结果判断当前图像帧和参考图像帧的场景是否相似,若相似,基于所述参考图像帧的截断斜率对当前图像帧进行码率控制;否则,计算当前图像帧满足预先设定的图像质量阈值和码率阈值的截断斜率,以及基于计算得到的截断斜率对当前图像帧进行码率控制。本发明还提供了一种基于图像特征的码率控制的装置。本发明可以在压缩质量与JPEG2000编码体系相当的情况下,有效减少tier-1阶段不必要的计算和存储,从而减少图像序列的编码时间。
-
公开(公告)号:CN100485722C
公开(公告)日:2009-05-06
申请号:CN200610171510.0
申请日:2006-12-30
Applicant: 中国科学院计算技术研究所
IPC: G06T9/00
Abstract: 本发明公开了一种色彩图像压缩码流的色彩分量实时分离方法,包括:对输入的码流检测SOC标记段和SIZ标记段的标记,检测到后开始分离码流中的色彩分量;对码流中的不同标记段作不同的处理,收到码流结束标记后,结束色彩分量的实时分离操作。本发明还公开了一种色彩分量实时分离装置,包括移位寄存器,标记段标记检测及控制模块,控制总线,SIZ标记段处理模块,COD标记段处理模块,QCD标记段处理模块,COC标记段处理模块,QCC标记段处理模块,SOT标记段处理模块和码流结束处理模块。本发明实现了硬件要求的JPEG2000色彩分量分离功能,有利于JPEG2000解压缩的并行执行;具有良好的可扩展性和可移植性。
-
公开(公告)号:CN101211461A
公开(公告)日:2008-07-02
申请号:CN200610171510.0
申请日:2006-12-30
Applicant: 中国科学院计算技术研究所
IPC: G06T9/00
Abstract: 本发明公开了一种色彩图像压缩码流的色彩分量实时分离方法,包括:对输入的码流检测SOC标记段和SIZ标记段的标记,检测到后开始分离码流中的色彩分量;对码流中的不同标记段作不同的处理,收到码流结束标记后,结束色彩分量的实时分离操作。本发明还公开了一种色彩分量实时分离装置,包括移位寄存器,标记段标记检测及控制模块,控制总线,SIZ标记段处理模块,COD标记段处理模块,QCD标记段处理模块,COC标记段处理模块,QCC标记段处理模块,SOT标记段处理模块和码流结束处理模块。本发明实现了硬件要求的JPEG2000色彩分量分离功能,有利于JPEG2000解压缩的并行执行;具有良好的可扩展性和可移植性。
-
公开(公告)号:CN101123727A
公开(公告)日:2008-02-13
申请号:CN200710121614.5
申请日:2007-09-11
Applicant: 中国科学院计算技术研究所
IPC: H04N7/26
Abstract: 本发明公开了一种JPEG2000压缩码流的实时降分辨率转换方法和装置。该方法包括下列步骤:步骤A,检测输入的JPEG2000压缩码流,对码流提取并修改主标头和色彩分量中拼接块/拼接块部分标头的有效信息,检测每个拼接块/拼接块部分标头和编码数据包,并丢弃包含高分辨率信息的拼接块/拼接块部分标头和编码数据包,产生低分辨率的输出压缩码流。具有实时性高和扩展性好的特点。
-
公开(公告)号:CN1832035A
公开(公告)日:2006-09-13
申请号:CN200510135207.0
申请日:2005-12-27
Applicant: 中国科学院计算技术研究所
IPC: G11C11/409 , G11C7/00 , G06F12/00
Abstract: 本发明公开了一种适合矩阵转置的DDR存储控制器,适用于DDR SDRAM存储器,包括:数据通道、地址生成单元、工作模式配置单元、中心控制单元、时钟单元、读数据总线、写数据总线、地址总线、配置总线和控制总线,还包括存储颗粒A接口单元、存储颗粒B接口单元。本发明还提供了一种矩阵行列访问方法,可以完全隐藏DDR颗粒的操作开销,实现不间断的数据传输;并在完成矩阵行访问和矩阵列访问时,都能够充分利用DDR颗粒2倍数据率的特性。
-
公开(公告)号:CN100454438C
公开(公告)日:2009-01-21
申请号:CN200510135207.0
申请日:2005-12-27
Applicant: 中国科学院计算技术研究所
IPC: G11C11/409 , G11C7/00 , G06F12/00
Abstract: 本发明公开了一种适合矩阵转置的DDR存储控制器,适用于DDR SDRAM存储器,包括:数据通道、地址生成单元、工作模式配置单元、中心控制单元、时钟单元、读数据总线、写数据总线、地址总线、配置总线和控制总线,还包括存储颗粒A接口单元、存储颗粒B接口单元。本发明还提供了一种矩阵行列访问方法,可以完全隐藏DDR颗粒的操作开销,实现不间断的数据传输;并在完成矩阵行访问和矩阵列访问时,都能够充分利用DDR颗粒2倍数据率的特性。
-
公开(公告)号:CN101102502A
公开(公告)日:2008-01-09
申请号:CN200710120586.5
申请日:2007-08-21
Applicant: 中国科学院计算技术研究所
IPC: H04N7/26
Abstract: 本发明公开了一种基于图像特征的码率控制方法,包括:计算当前图像帧的图像活跃性量;将计算得到的当前图像帧的图像活跃性量与预先选择的参考图像帧的图像活跃性量进行比较;基于所述比较结果判断当前图像帧和参考图像帧的场景是否相似,若相似,基于所述参考图像帧的截断斜率对当前图像帧进行码率控制;否则,计算当前图像帧满足预先设定的图像质量阈值和码率阈值的截断斜率,以及基于计算得到的截断斜率对当前图像帧进行码率控制。本发明还提供了一种基于图像特征的码率控制的装置。本发明可以在压缩质量与JPEG2000编码体系相当的情况下,有效减少tier-1阶段不必要的计算和存储,从而减少图像序列的编码时间。
-
-
-
-
-
-