基于双8b/10b编码器的16b/20b编码器逻辑实现方法

    公开(公告)号:CN1558582A

    公开(公告)日:2004-12-29

    申请号:CN200410002290.X

    申请日:2004-01-16

    Abstract: 本发明涉及数字通信技术领域,特别是一种基于双8b/10b编码器的16b/20b编码器逻辑实现方法,在两个8b/10b编码器基础上构造16b/20b编码器,解决了直接由两个8b/10b编码器构成16b/20b编码器用于DDR数据源时的时序紧张问题。在使用很少一部分逻辑资源的条件下,简洁地实现了8b/10b编码器的游程偏移预测,避免了使编码器单元成为整体逻辑的关键路径的情况,同时保证双沿数据的8b/10b游程规范性。本发明提出的利用预测的游程偏移作为8b/10b编码器的游程偏移输入端来强制控制8b/10b编码器的输出编码极性的方案,可以类推到更大规模的8b/10b编码生成集的实现。

    基于双8b/10b编码器的16b/20b编码器逻辑实现方法

    公开(公告)号:CN1300971C

    公开(公告)日:2007-02-14

    申请号:CN200410002290.X

    申请日:2004-01-16

    Abstract: 本发明涉及数字通信技术领域,特别是一种基于双8b/10b编码器的16b/20b编码器逻辑实现方法,在两个8b/10b编码器基础上构造16b/20b编码器,解决了直接由两个8b/10b编码器构成16b/20b编码器用于DDR数据源时的时序紧张问题。在使用很少一部分逻辑资源的条件下,简洁地实现了8b/10b编码器的游程偏移预测,避免了使编码器单元成为整体逻辑的关键路径的情况,同时保证双沿数据的8b/10b游程规范性。本发明提出的利用预测的游程偏移作为8b/10b编码器的游程偏移输入端来强制控制8b/10b编码器的输出编码极性的方案,可以类推到更大规模的8b/10b编码生成集的实现。

    一种面向HFC接入的视频服务器QAM调制卡

    公开(公告)号:CN1791176A

    公开(公告)日:2006-06-21

    申请号:CN200410098919.5

    申请日:2004-12-15

    Abstract: 本发明公开一种面向HFC接入的视频服务器QAM调制卡,用于将HFC接入视频服务器接入到HFC网络,该QAM调制卡包括:PCI接口单元1、存储单元2、处理单元3、QAM调制单元5、频率合成单元6、正交调制单元7和功放单元8。本发明的优点在于:提供了一种集成度高,使用方便的QAM调制卡,实现了视频服务器HFC接入功能,并精简了HFC前端复杂的设备构成,减少了成本,降低了系统不可靠性;采用了二级流水结构,使得服务器与QAM调制卡对码流的处理和传输相对独立,确保视频服务器输出码流最大可能地按照节目原始码率依据DVB协议输出,并且软硬件间传输周期和传输算法的一致性使软件对PCR校正成为可能。

    一种面向HFC接入的视频服务器QAM调制卡

    公开(公告)号:CN100345438C

    公开(公告)日:2007-10-24

    申请号:CN200410098919.5

    申请日:2004-12-15

    Abstract: 本发明公开一种面向HFC接入的视频服务器QAM调制卡,用于将HFC接入视频服务器接入到HFC网络,该QAM调制卡包括:PCI接口单元1、存储单元2、处理单元3、QAM调制单元5、频率合成单元6、正交调制单元7和功放单元8。本发明的优点在于:提供了一种集成度高,使用方便的QAM调制卡,实现了视频服务器HFC接入功能,并精简了HFC前端复杂的设备构成,减少了成本,降低了系统不可靠性;采用了二级流水结构,使得服务器与QAM调制卡对码流的处理和传输相对独立,确保视频服务器输出码流最大可能地按照节目原始码率依据DVB协议输出,并且软硬件间传输周期和传输算法的一致性使软件对PCR校正成为可能。

Patent Agency Ranking