一种IGBT最小死区时间的试验确定方法

    公开(公告)号:CN113937996B

    公开(公告)日:2023-06-09

    申请号:CN202111207972.4

    申请日:2021-10-18

    Abstract: 本发明提出一种IGBT最小死区时间的试验确定方法,包括:在空载情况下给上IGBT和下IGBT施加控制信号,将两控制信号的死区时间逐渐减小,直至出现直通电流,此时的两控制信号的死区时间即为空载下的最小死区时间T死区‑空载;在带载运行工况下,按照所需负载,给被试单元的上IGBT T1、下IGBT T2,陪试单元的上IGBT T3、下IGBT T4施加控制信号,逐渐减小死区时间,直至出现上IGBT T1的电流IT1、下IGBT T2的电流IT2都有异常的直通电流,记录此时两控制信号的死区时间为T死区‑带载;考虑安全裕量,计算实际使用死区时间:T死区=A*Max(T死区‑空载,T死区‑带载);利用直接试验的手段测试出最小死区时间,进而设置最合理的死区时间,以解决上述背景技术中存在的问题。

    一种可重复使用的高压快速电子式熔断器

    公开(公告)号:CN119230357A

    公开(公告)日:2024-12-31

    申请号:CN202411325396.7

    申请日:2024-09-23

    Abstract: 本发明涉及一种可重复使用的高压快速电子式熔断器,包括功率管IGBT一、功率管IGBT二、续流二极管一、续流二极管二、RCD吸收回路一、RCD吸收回路二,功率管IGBT一和功率管IGBT二反向串联连接,续流二极管一与功率管IGBT一并联连接,续流二极管二与功率管IGBT二并联连接,RCD吸收回路一与功率管IGBT一并联连接,RCD吸收回路二与功率管IGBT二并联连接。本发明的优点是:采用双RCD吸收回路,用来抑制功率管IGBT开断瞬间关断尖峰电压,传统RC吸收回路在IGBT关断瞬间,短路电流流过吸收电阻,过电压抑制效果不好,本发明吸收回路在IGBT关断瞬间巧妙的利用了IGBT内部集成的续流二极管作为RCD吸收二极管,在提高吸收效果的同时降低了设备的复杂度,降低了设备成本。

    一种IGBT最小死区时间的试验确定方法

    公开(公告)号:CN113937996A

    公开(公告)日:2022-01-14

    申请号:CN202111207972.4

    申请日:2021-10-18

    Abstract: 本发明提出一种IGBT最小死区时间的试验确定方法,包括:在空载情况下给上IGBT和下IGBT施加控制信号,将两控制信号的死区时间逐渐减小,直至出现直通电流,此时的两控制信号的死区时间即为空载下的最小死区时间T死区‑空载;在带载运行工况下,按照所需负载,给被试单元的上IGBT T1、下IGBT T2,陪试单元的上IGBT T3、下IGBT T4施加控制信号,逐渐减小死区时间,直至出现上IGBT T1的电流IT1、下IGBT T2的电流IT2都有异常的直通电流,记录此时两控制信号的死区时间为T死区‑带载;考虑安全裕量,计算实际使用死区时间:T死区=A*Max(T死区‑空载,T死区‑带载);利用直接试验的手段测试出最小死区时间,进而设置最合理的死区时间,以解决上述背景技术中存在的问题。

    一种用于压接式IGBT测试的可调杂散电感铜排

    公开(公告)号:CN215493702U

    公开(公告)日:2022-01-11

    申请号:CN202121414856.5

    申请日:2021-06-24

    Abstract: 本实用新型提供一种用于压接式IGBT测试的可调杂散电感铜排,包括第一铜排、第二铜排、第三铜排和滑块。所述的第一铜排和第二铜排均为长条形铜排,并设有导轨槽,滑块为U形金属结构,滑块通过导轨槽在第一铜排与第二铜排之间滑动;第一铜排和第二铜排的一侧均进行折弯,第一铜排的折弯部分与测试用的支撑电容的负极固接,第二铜排的折弯部分与被测试的压接式IGBT的负极固接;第三铜排为L形铜排,第三铜排一端与测试用的支撑电容的正极固接,另一端与被测试的压接式IGBT的正极固接。用于现有技术中的压接式IGBT模块换流测试装置的配套使用,能够满足杂散电感可调,并且实现与测试装置中的支撑电容以及被测压接式IGBT进行电气连接。

    一种IEEE1588对时装置及方法
    10.
    发明公开

    公开(公告)号:CN118432755A

    公开(公告)日:2024-08-02

    申请号:CN202410529540.2

    申请日:2024-04-29

    Abstract: 本发明提供了一种IEEE1588对时装置及方法,属于电子电路技术领域,其装置包括:卫星模块、ARM芯片、FPGA芯片以及PHY芯片;所述卫星模块用于接收并解析卫星时钟信号,生成标准时间信号和标准1PPS信号;所述ARM芯片用于接收所述标准时间信号,并对标准时间信号进行解析,生成解析信号;所述FPGA芯片用于接收所述标准1PPS信号和所述解析信号,基于所述解析信号对所述标准1PPS信号进行修正,生成第一对时报文;所述PHY芯片用于接收并转发所述第一对时报文。本发明设置FPGA芯片接收标准1PPS信号,实现了MAC层标记时间戳,提高了对时精度,且无需设置专用的PHY芯片,降低了对时成本。

Patent Agency Ranking