-
公开(公告)号:CN110350892A
公开(公告)日:2019-10-18
申请号:CN201910671269.5
申请日:2019-07-24
Applicant: 中北大学
IPC: H03K5/131
Abstract: 本发明属于取样示波器技术领域,具体涉及一种基于DDS时钟移相技术的延时装置及方法,包括触发输入模块、DDS模块、FPGA模块、延时脉冲同步模块和取样触发脉冲输出模块,触发输入模块与DDS模块的输入端连接;FPGA模块中的测频模块与DDS模块的输出端连接;FPGA模块中的控制通信模块与DDS模块的通信接口连接;DDS模块与延时脉冲同步模块的数据输入端连接;FPGA模块的脉冲信号产生模块与延时脉冲同步模块的时钟输入端连接;延时脉冲同步模块的输出端与取样触发脉冲输出模块连接。本方案应用于取样示波器中,可以解决顺序等效采样中延时精度低,范围小的问题。
-
公开(公告)号:CN110350892B
公开(公告)日:2023-03-31
申请号:CN201910671269.5
申请日:2019-07-24
Applicant: 中北大学
IPC: H03K5/131
Abstract: 本发明属于取样示波器技术领域,具体涉及一种基于DDS时钟移相技术的延时装置及方法,包括触发输入模块、DDS模块、FPGA模块、延时脉冲同步模块和取样触发脉冲输出模块,触发输入模块与DDS模块的输入端连接;FPGA模块中的测频模块与DDS模块的输出端连接;FPGA模块中的控制通信模块与DDS模块的通信接口连接;DDS模块与延时脉冲同步模块的数据输入端连接;FPGA模块的脉冲信号产生模块与延时脉冲同步模块的时钟输入端连接;延时脉冲同步模块的输出端与取样触发脉冲输出模块连接。本方案应用于取样示波器中,可以解决顺序等效采样中延时精度低,范围小的问题。
-