芯片的时序监测电路的添加方法及芯片

    公开(公告)号:CN119294325A

    公开(公告)日:2025-01-10

    申请号:CN202310841170.1

    申请日:2023-07-10

    Abstract: 本申请公开一种芯片的时序监测电路的添加方法及芯片,属于芯片技术领域。该方法包括:确定芯片的N条第一时序关键路径的时序影响参数;基于所述芯片的设计参数和所述N条第一时序关键路径的时序影响参数,生成所述芯片的M条第二时序关键路径,M大于等于N;为每条所述第二时序关键路径添加时序监测电路。

    射频链路控制方法、装置、系统、存储介质及电子装置

    公开(公告)号:CN115603836A

    公开(公告)日:2023-01-13

    申请号:CN202110723426.X

    申请日:2021-06-28

    Abstract: 本发明实施例提供了一种射频链路控制方法、装置、系统、存储介质及电子装置,上述方法包括:在检测到射频链路中的中频信号的异常告警信息时,调整射频链路中的功率设置点,以使所述射频链路的功率处于保护功率范围内;在检测到异常告警信息消失且所述射频链路中的中频信号处于正常范围内时,调整射频链路中的功率设置点,以使所述射频链路中的功率从保护功率范围调整到工作功率范围。通过本发明实施例,解决了射频发射链路中的中频信号异常对链路元器件造成损失的问题。

    一种互补累积分布函数的检测方法和装置

    公开(公告)号:CN107733533B

    公开(公告)日:2021-06-29

    申请号:CN201610665903.0

    申请日:2016-08-12

    Abstract: 本发明提供的一种互补累积分布函数的检测方法和装置,根据所选择的检测模式对多频段信号进行矢量和求和、平方和求和、模值和求和或多路选一运算,以产生待测信号;分别计算所述待测信号的平均功率和瞬时功率;将所述平均功率与所述瞬时功率比较并筛选出瞬时功率大于平均功率的多个数据点;统计所述多个数据点落在多个功率子区域内的累计概率;绘制所述互补累积分布函数的拟合曲线。本发明提供了多维度CCDF检测模式,能够从多个维度对信号CCDF进行统计分析,避免了测试对频谱仪以及频谱仪信号分析带宽的依赖。

    一种鲁棒的预失真参数获取方法及装置

    公开(公告)号:CN102647379A

    公开(公告)日:2012-08-22

    申请号:CN201210093187.5

    申请日:2012-03-31

    Abstract: 本发明公开了一种鲁棒的预失真参数获取方法及装置,在所述方法中,根据输入信号通过第一预失真模型和第一功放模型后的失真抵消特性,额外引入三个功放模型估计支路,以使得预失真参数的迭代误差判断路径增加到五个。本发明通过增加5个误差向量和三个功放模型,通过组合参数求取、比较验证和相互迭代,可以提升系统使用的预失真参数求取的鲁棒性、准确性。

    锁相环电路及其设置方法、通信设备

    公开(公告)号:CN112187255B

    公开(公告)日:2025-04-01

    申请号:CN201910591540.4

    申请日:2019-07-02

    Abstract: 本发明实施例提供一种锁相环电路及其设置方法、通信设备,锁相环电路包括锁相环主体电路以及相位温度补偿电路,可根据锁相环主体电路随温度变化所产生的相位偏移,设置相位温度补偿电路的至少一个相位延时单元接入锁相环主体电路,利用接入相位温度补偿电路的相位延时单元随温度变化所产生的相位偏移,对锁相环主体电路随温度变化所产生的相位偏移进行抵消;从而保证锁相环电路在工作过程中随着温度的变化不产生相位偏移或在很小范围内产生相位偏移;应用于多通道通信时,由于各通道的锁相环电路随温度的变化不产生相位偏移或在很小范围内产生相位偏移,因此可保证各通道之前的相位差异在任何时刻都尽可能小,从根本上满足同步的需求。

    功耗优化方法、通信设备及计算机可读存储介质

    公开(公告)号:CN117858207A

    公开(公告)日:2024-04-09

    申请号:CN202211214427.2

    申请日:2022-09-30

    Abstract: 本申请公开了一种功耗优化方法、通信设备及计算机可读存储介质,该功耗优化方法应用于接收模块,包括:接收节电状态指示信号;根据节电状态指示信号,对接收模块的第一数据链路层进行建链状态保护处理,对接收模块的第一串并转换接口进行时钟数据恢复状态锁定处理,并关闭第一串并转换接口中与数据处理相关的第一时钟门控。根据本申请实施例的方案,能够有效地降低通信接口的功耗,实现节电,并有利于在节电状态与通信状态之间实现快速切换。

    信号发送控制方法、装置、通信设备及存储介质

    公开(公告)号:CN111953437B

    公开(公告)日:2023-02-24

    申请号:CN201910403162.2

    申请日:2019-05-15

    Abstract: 本发明实施例提供一种信号发送控制方法、装置、通信设备及存储介质,在进行信号发送过程中,在时域上确定由信号接收切换为信号发送的信号发送起始符号;然后在该信号发送起始符号之前填充保护数据,并基于填充的保护数据生成发送信号并经功放放大后发送;由于在信号发送起始符号前增加一段保护数据,因此当通信设备采用GaN功放时,该GaN功放的Trapping Effects影响被转移到该保护数据上,从而改善通信设备从信号接收到发送的切换位置的EVM,保护了切换位置的有用信号的质量,进而提升通信系统的性能指标。

    数据传输方法、装置、系统、电子设备及可读介质

    公开(公告)号:CN115484121A

    公开(公告)日:2022-12-16

    申请号:CN202110666038.2

    申请日:2021-06-16

    Abstract: 本发明公开了一种数据传输方法、装置、系统、电子设备及可读介质,该方法包括:生成与原始数据信息相对应的第一数据包;按照第一时钟频率,将所述第一数据包发送至数据接收装置,以供所述数据接收装置按照第二时钟频率进行接收,并针对接收数据集合进行鉴相处理后得到与所述第一数据包相匹配的第二数据包;其中,所述第二时钟频率大于所述第一时钟频率。该方式通过过采样和鉴相处理相结合的方式,无需在总线中包含随路时钟信号,因而减少了数据线的比特位数,简化了芯片之间的布线方式,降低了传输成本。

    通讯设备、控制方法、基站及计算机可读存储介质

    公开(公告)号:CN114337714A

    公开(公告)日:2022-04-12

    申请号:CN202011049878.6

    申请日:2020-09-29

    Abstract: 本发明提供了一种通讯设备、控制方法、基站及计算机可读存储介质,通讯设备包括发射链路、接收链路、天线模块、耦合模块、校正变频模块和逻辑模块,天线模块分别连接发射链路和接收链路,耦合模块分别连接发射链路、接收链路和天线模块;校正变频模块设置在发射链路和/或设置在接收链路;当校正变频模块设置在发射链路,控制校正变频模块工作,发射链路能够发射第二频点的第一校正信号,接收链路能够接收第一校正信号并传输给逻辑模块进行射频信号的校正;当校正变频模块设置在接收链路,发射链路可以发射第一频点的第二校正信号,控制校正变频模块工作使得接收链路能够接收第二校正信号并传输给逻辑模块进行射频信号的校正。

    非线性系统失真校正装置及方法

    公开(公告)号:CN102281221B

    公开(公告)日:2017-03-15

    申请号:CN201110171569.0

    申请日:2011-06-23

    CPC classification number: H04L27/368

    Abstract: 本发明公开了一种非线性系统失真校正装置及方法,上述装置包括:自适应器模块、预校正器模块,其中,自适应器模块包括:数据采集单元,用于采集主链路数据和反馈链路数据;信号处理单元,用于对采集到的主链路数据和反馈链路数据进行预处理;校正参数辨识单元,用于根据预处理后的主链路数据和反馈链路数据进行参数辨识,得到非线性系统的校正参数;预校正器模块,用于根据校正参数对主链路数据进行预校正处理。通过本发明提供的技术方案,解决了现有数字预处理方法不能满足高线性要求的问题,进而达到了提高校正参数的辨识精度的效果。

Patent Agency Ranking