-
公开(公告)号:CN100341284C
公开(公告)日:2007-10-03
申请号:CN02151119.5
申请日:2002-12-02
Applicant: 中兴通讯股份有限公司
Abstract: 本发明提供一种数字交换系统的误码检测装置,包括第一m序列发生器11、串并转换电路12、误码接收电路13、移位寄存器14、第二m序列发生器15、控制电路16、比较电路17和误码计数器18;误码检测装置10产生串行的m序列伪随机码,经串并转换成与交换信道宽度(一般为8bit)相同的并行数据,控制电路将此并行数据加入到不同的待检测误码的输出信道上,输出后由外部电路环回到输入信道,误码检测装置10再对环回的输入数据进行是否为伪随机码的判断。本发明所述误码检测装置及方法,可以非常灵活、方便地对大量信道进行误码检测,电路实现简单,克服了以前电路庞大复杂,算法复杂不易处理的缺点。
-
公开(公告)号:CN1428964A
公开(公告)日:2003-07-09
申请号:CN01145715.5
申请日:2001-12-26
Applicant: 深圳市中兴通讯股份有限公司上海第二研究所
IPC: H04L5/22
Abstract: 本发明所述多路多速率数字交换的方法,根据数字交换的工作模式找出对应的输入输出通道数和每通道每帧信道数,并对多页数据存储器和连接存储器逻辑分块,再根据交换方向确定连接存储器各存储单元的内容;输入数据经串并转换后按所处通道和信道写入多页数据存储器中对应逻辑分块中的相应单元,当需交换时,先获得当前输出信道对应的连接存储器单元的地址,然后确定连接存储器单元中的数据作为读出地址,从多页数据存储器中读出数据,经过并串转换后在当前信道输出。本发明采用控制写入地址顺序和读出地址顺序的方法,使多路多速率数据的交叉连接和信道交换两部分功能同时在交换中完成,可适应外部输入输出通道数变化或多种数据速率交叉连接的情况。
-
公开(公告)号:CN1282317C
公开(公告)日:2006-10-25
申请号:CN01145715.5
申请日:2001-12-26
Applicant: 中兴通讯股份有限公司
Abstract: 本发明所述多路多速率数字交换的方法,根据数字交换的工作模式找出对应的输入输出通道数和每通道每帧信道数,并对多页数据存储器和连接存储器逻辑分块,再根据交换方向确定连接存储器各存储单元的内容;输入数据经串并转换后按所处通道和信道写入多页数据存储器中对应逻辑分块中的相应单元,当需交换时,先获得当前输出信道对应的连接存储器单元的地址,然后确定连接存储器单元中的数据作为读出地址,从多页数据存储器中读出数据,经过并串转换后在当前信道输出。本发明采用控制写入地址顺序和读出地址顺序的方法,使多路多速率数据的交叉连接和信道交换两部分功能同时在交换中完成,可适应外部输入输出通道数变化或多种数据速率交叉连接的情况。
-
公开(公告)号:CN1505326A
公开(公告)日:2004-06-16
申请号:CN02151119.5
申请日:2002-12-02
Applicant: 深圳市中兴通讯股份有限公司
Abstract: 本发明提供一种数字交换系统的误码检测装置,包括第一m序列发生器11、串并转换电路12、误码接收电路13、移位寄存器14、第二m序列发生器15、控制电路16、比较电路17和误码计数器18;误码检测装置10产生串行的m序列伪随机码,经串并转换成与交换信道宽度(一般为8bit)相同的并行数据,控制电路将此并行数据加入到不同的待检测误码的输出信道上,输出后由外部电路环回到输入信道,误码检测装置10再对环回的输入数据进行是否为伪随机码的判断。本发明所述误码检测装置及方法,可以非常灵活、方便地对大量信道进行误码检测,电路实现简单,克服了以前电路庞大复杂,算法复杂不易处理的缺点。
-
-
-