-
公开(公告)号:CN107666403B
公开(公告)日:2022-01-28
申请号:CN201610614026.4
申请日:2016-07-29
Applicant: 中兴通讯股份有限公司
IPC: H04L41/5009 , H04L41/142
Abstract: 本发明提供了一种指标数据的获取方法及装置,其中,指标数据的获取方法包括:获取待关联分析的关键质量指标KQI数据与关键性能指标KPI数据;利用所述KQI数据与KPI数据构成数据向量空间,提取分解所述数据向量空间的特征参数;利用所述特征参数分解所述数据向量空间,得到KQI与KPI间的量化关联度。本方案通过获取待关联分析的KQI数据与KPI数据;利用KQI数据与KPI数据构成数据向量空间,提取分解数据向量空间的特征参数;再利用特征参数分解数据向量空间,得到KQI与KPI间的量化关联度;可以全面评估所有KPI项与KQI的关联程度,进而全面准确地找出关键质量指标KQI的相关项关键性能指标KPI;为网络评估、性能优化、参数调整等提供准确依据,并极大减轻人工负担。
-
公开(公告)号:CN101400187A
公开(公告)日:2009-04-01
申请号:CN200710151313.7
申请日:2007-09-24
Applicant: 中兴通讯股份有限公司
Abstract: 本发明提供了一种多厂商远端射频单元的管理方法,其包括:步骤S102,基带池根据从远端射频单元接收的鉴权信息判断是否允许远端射频单元接入;步骤S104,基带池根据允许接入的远端射频单元的物理地址信息获得远端射频单元的获得逻辑ID,并将获得逻辑ID发送给远端射频单元;以及步骤S106,远端射频单元将接收到的接收逻辑ID上报给基带池,基带池将接收逻辑ID和获得逻辑ID进行比较,根据比较结果确定是否接入远端射频单元。从而,实现了管理不同的RRU,防止非授权的RRU接入,对于已经授权的RRU通过逻辑ID来控制不同位置RRU接入,解决运行过程中RRU物理位置变化引起的问题。
-
公开(公告)号:CN101170357A
公开(公告)日:2008-04-30
申请号:CN200710188093.5
申请日:2007-11-22
Applicant: 中兴通讯股份有限公司
Abstract: 本发明公开了一种级联射频拉远单元的上行数据传输方法,保证各射频拉远单元的上行数据互不干扰,且节省缓存。通过BBU和RRU协同工作,交换各自信息的方式,最终为级联的每一级RRU计算出各自的IQ数据在数据帧中的偏移,并作为配置参数配置给RRU。所述方法包括:射频拉远单元即RRU测算出从下行输入接口与上行输出接口之间的时延,所述时延以下简称Toffset,在上行发送数据时,所述RRU确定从上行数据帧头结束处开始向后相隔Toffset的时间为数据发送的起始时间,在起始时间到时,将欲发送的上行数据包插入到上行数据帧中。
-
公开(公告)号:CN101847434B
公开(公告)日:2013-06-05
申请号:CN200910119666.8
申请日:2009-03-25
Applicant: 中兴通讯股份有限公司
IPC: G11C7/10
Abstract: 本发明公开了DDR接口中的FPGA设备的写操作方法,包括:FPGA设备接收DDR控制器的信息发送端口的时钟信号;接收到来自DDR控制器的写操作命令后,根据DDR控制器的信息发送端口的时钟信号将来自DDR控制器的外部输入地址转换为FPGA设备内部存储地址;将承载DDR控制器发送的外部输入数据的DQ和DQS的相位进行调整,调整后的DQS信号相位与DQ信号相位相差1/4周期;根据DDR控制器的信息发送端口的时钟信号,从DQ信号和DQS信号中进行数据采样,得到所述外部输入数据,并按照所述内部存储地址进行存储。通过本发明,提出了一种新的DDR系统。本发明还公开了FPGA设备的读操作方法和FPGA设备。
-
公开(公告)号:CN101847434A
公开(公告)日:2010-09-29
申请号:CN200910119666.8
申请日:2009-03-25
Applicant: 中兴通讯股份有限公司
IPC: G11C7/10
Abstract: 本发明公开了DDR接口中的FPGA设备的写操作方法,包括:FPGA设备接收DDR控制器的信息发送端口的时钟信号;接收到来自DDR控制器的写操作命令后,根据DDR控制器的信息发送端口的时钟信号将来自DDR控制器的外部输入地址转换为FPGA设备内部存储地址;将承载DDR控制器发送的外部输入数据的DQ和DQS的相位进行调整,调整后的DQS信号相位与DQ信号相位相差1/4周期;根据DDR控制器的信息发送端口的时钟信号,从DQ信号和DQS信号中进行数据采样,得到所述外部输入数据,并按照所述内部存储地址进行存储。通过本发明,提出了一种新的DDR系统。本发明还公开了FPGA设备的读操作方法和FPGA设备。
-
公开(公告)号:CN101170357B
公开(公告)日:2010-06-16
申请号:CN200710188093.5
申请日:2007-11-22
Applicant: 中兴通讯股份有限公司
Abstract: 本发明公开了一种级联射频拉远单元的上行数据传输方法,保证各射频拉远单元的上行数据互不干扰,且节省缓存。通过BBU和RRU协同工作,交换各自信息的方式,最终为级联的每一级RRU计算出各自的IQ数据在数据帧中的偏移,并作为配置参数配置给RRU。所述方法包括:射频拉远单元即RRU测算出从下行输入接口与上行输出接口之间的时延,所述时延以下简称Toffset,在上行发送数据时,所述RRU确定从上行数据帧头结束处开始向后相隔Toffset的时间为数据发送的起始时间,在起始时间到时,将欲发送的上行数据包插入到上行数据帧中。
-
公开(公告)号:CN107872805B
公开(公告)日:2022-04-29
申请号:CN201610848898.7
申请日:2016-09-23
Applicant: 中兴通讯股份有限公司
Abstract: 本发明提供了一种参数获取方法及装置、网络侧设备;其中,参数获取方法包括:确定网络覆盖待优化区域;根据不同射频参数下网络覆盖质量的模拟结果确定用于优化所述待优化区域的射频参数;输出确定的所述射频参数。通过本发明,解决了相关技术中覆盖优化方法需要花费时间较长的问题,进而达到了提高了优化效率的效果。
-
公开(公告)号:CN101400187B
公开(公告)日:2011-06-22
申请号:CN200710151313.7
申请日:2007-09-24
Applicant: 中兴通讯股份有限公司
Abstract: 本发明提供了一种多厂商远端射频单元的管理方法,其包括:步骤S102,基带池根据从远端射频单元接收的鉴权信息判断是否允许远端射频单元接入;步骤S104,基带池根据允许接入的远端射频单元的物理地址信息获得远端射频单元的获得逻辑ID,并将获得逻辑ID发送给远端射频单元;以及步骤S106,远端射频单元将接收到的接收逻辑ID上报给基带池,基带池将接收逻辑ID和获得逻辑ID进行比较,根据比较结果确定是否接入远端射频单元。从而,实现了管理不同的RRU,防止非授权的RRU接入,对于已经授权的RRU通过逻辑ID来控制不同位置RRU接入,解决运行过程中RRU物理位置变化引起的问题。
-
公开(公告)号:CN101754240A
公开(公告)日:2010-06-23
申请号:CN200810187886.X
申请日:2008-12-22
Applicant: 中兴通讯股份有限公司
Abstract: 本发明公开了一种RACH传输承载异常检测方法及无线网络控制器。上述RACH传输承载异常检测方法包括:对于基站与无线网络控制器之间的每个RACH,无线网络控制器的用户面根据从该RACH接收到的数据帧或控制帧,判断RACH的传输承载是否出现异常。通过本发明提供的技术方案,可以提高网络的容错能力。
-
-
-
-
-
-
-
-
-