一种具有强服务质量功能的线卡装置及其设计的方法

    公开(公告)号:CN101222431A

    公开(公告)日:2008-07-16

    申请号:CN200810004710.6

    申请日:2008-01-23

    Abstract: 本发明公开了一种具有强服务质量功能的线卡装置及其设计的方法,其方法包括:在线卡的多个网络处理器和Host CPU之间的上送通道上设置一流量管理模块,线卡的多个网络处理器均将上送通道总线与该流量管理模块相连,多个网络处理器对接收的报文分类,提取上送的报文,发送给流量管理模块;流量管理模块对不同网络处理器上送报文进行分类和缓存,然后将上送报文区分优先级、排序,有序上送;Host CPU通过流量管理模块处理不同网络处理器上送报文,将处理后报文分别发送到UPC和通过流量管理模块发送给对应的网络处理器。本发明解决现有线卡设计方案中的不足,最终提高整机QoS质量。

    一种总线通信方法、总线通信单元及系统

    公开(公告)号:CN102780598B

    公开(公告)日:2015-08-12

    申请号:CN201210252461.9

    申请日:2012-07-20

    Abstract: 本发明公开一种总线通信方法、总线通信单元及系统,总线通信方法包括将本端单元待传输的信息转换成1个或多个数据段,各数据段由N个比特组成,其中N≥1;所述待传输的信息包括地址信息、数据信息和控制信息,或者所述待传输的信息包括地址信息和控制信息;将各数据段通过位宽为N的数据总线传递至对端单元。本发明通过以上技术方案,解决现有技术中两通信单元利用总线进行通信时,接口引脚不够用,为低速接口预留的引脚数量越来越少的问题。

    一种总线通信方法、总线通信单元及系统

    公开(公告)号:CN102780598A

    公开(公告)日:2012-11-14

    申请号:CN201210252461.9

    申请日:2012-07-20

    Abstract: 本发明公开一种总线通信方法、总线通信单元及系统,总线通信方法包括将本端单元待传输的信息转换成1个或多个数据段,各数据段由N个比特组成,其中N≥1;所述待传输的信息包括地址信息、数据信息和控制信息,或者所述待传输的信息包括地址信息和控制信息;将各数据段通过位宽为N的数据总线传递至对端单元。本发明通过以上技术方案,解决现有技术中两通信单元利用总线进行通信时,接口引脚不够用,为低速接口预留的引脚数量越来越少的问题。

    一种具有强服务质量功能的线卡装置及其设计的方法

    公开(公告)号:CN101222431B

    公开(公告)日:2011-07-13

    申请号:CN200810004710.6

    申请日:2008-01-23

    Abstract: 本发明公开了一种具有强服务质量功能的线卡装置及其设计的方法,其方法包括:在线卡的多个网络处理器和Host CPU之间的上送通道上设置一流量管理模块,线卡的多个网络处理器均将上送通道总线与该流量管理模块相连,多个网络处理器对接收的报文分类,提取上送的报文,发送给流量管理模块;流量管理模块对不同网络处理器上送报文进行分类和缓存,然后将上送报文区分优先级、排序,有序上送;Host CPU通过流量管理模块处理不同网络处理器上送报文,将处理后报文分别发送到UPC和通过流量管理模块发送给对应的网络处理器。本发明解决现有线卡设计方案中的不足,最终提高整机QoS质量。

    链路均衡参数训练控制电路及方法

    公开(公告)号:CN110620618B

    公开(公告)日:2022-05-06

    申请号:CN201810631789.9

    申请日:2018-06-19

    Abstract: 本发明实施例提供一种链路均衡参数训练控制电路及方法,通过对高速串行链路接收端所接收到的串行数据的稳定性进行检测;在检测到串行数据不稳定时,则表明当前接收到的串行数据存在震荡,此时可控制高速串行链路的均衡控制模块停止链路均衡参数的训练,避免在串行数据不稳定期间通过训练得到非最优的链路均衡参数,也即避免了高速串行链路不稳定信号对链路均衡参数训练造成的干扰,从而控制链路均衡参数的训练在信号稳定期间进行,以尽可能得到最优链路均衡参数。

    网络信息交换中多端口收发包数统计方法

    公开(公告)号:CN100338910C

    公开(公告)日:2007-09-19

    申请号:CN03132077.5

    申请日:2003-07-15

    Abstract: 一种网络信息交换中多端口收发包数统计方法,使用现场可编程门阵列电路FPGA在总线转换过程中进行包缓存与分类计数;在所述FPGA内部设置随机存储器RAM;尤其是采用FPGA中的RAM存放分类计数的结果。本发明用RAM资源代替触发器资源保存计数器的计数值,从而达到减少统计消耗触发器过多的问题。最终,可以达到用几个RAM块资源来代替大量消耗的触发器资源,达到只用价格较低的FPGA器件即可以完成设计的目的,从而降低成本。

    网络信息交换中多端口收发包数统计方法

    公开(公告)号:CN1571346A

    公开(公告)日:2005-01-26

    申请号:CN03132077.5

    申请日:2003-07-15

    Abstract: 一种网络信息交换中多端口收发包数统计方法,使用现场可编程门阵列电路FPGA在总线转换过程中进行包缓存与分类计数;在所述FPGA内部设置随机存储器RAM;尤其是采用FPGA中的RAM存放分类计数的结果。本发明用RAM资源代替触发器资源保存计数器的计数值,从而达到减少统计消耗触发器过多的问题。最终,可以达到用几个RAM块资源来代替大量消耗的触发器资源,达到只用价格较低的FPGA器件即可以完成设计的目的,从而降低成本。

    链路均衡参数训练控制电路及方法

    公开(公告)号:CN110620618A

    公开(公告)日:2019-12-27

    申请号:CN201810631789.9

    申请日:2018-06-19

    Abstract: 本发明实施例提供一种链路均衡参数训练控制电路及方法,通过对高速串行链路接收端所接收到的串行数据的稳定性进行检测;在检测到串行数据不稳定时,则表明当前接收到的串行数据存在震荡,此时可控制高速串行链路的均衡控制模块停止链路均衡参数的训练,避免在串行数据不稳定期间通过训练得到非最优的链路均衡参数,也即避免了高速串行链路不稳定信号对链路均衡参数训练造成的干扰,从而控制链路均衡参数的训练在信号稳定期间进行,以尽可能得到最优链路均衡参数。

Patent Agency Ranking