-
公开(公告)号:CN110401445B
公开(公告)日:2022-11-18
申请号:CN201910609894.7
申请日:2019-07-08
Applicant: 东南大学
Abstract: 本发明公开了一种低硬件开销的TIADC系统采样时刻失配数字后台校准方法。在拉格朗日内插基础上实现重构滤波器来对采样时刻失配进行补偿。通过简化内插系数的多项表达式,本发明提出的架构相较其他完美重构方法节省了约41%的乘法器另外加法器数量也大大减少。在四通道800MSPS 12‑bit TIADC系统进行仿真验证,结果显示在0.4fs输入信号带宽内TIADC系统能获得至少72dB的SNDR。由于校准算法的全数字实现特征,极其适合运用在FPGA或DSP设备实现数据后处理。同时在高速多通道的TIADC系统中,大大减少的乘法器和加法器数量更容易在片内集成,在不同先进工艺节点之间的转换也更加灵活。
-
公开(公告)号:CN108494402B
公开(公告)日:2021-07-27
申请号:CN201810207249.8
申请日:2018-03-14
Applicant: 东南大学
Abstract: 本发明公开了一种基于正弦拟合的TIADC系统误差估计和补偿方法,包括:输入一个已知频率的低频正弦信号至TIADC,求解三个参数的估算值并计算出各通道正弦输出的幅度和偏置;得到其余各通道的增益失配和失调失配和计算以完成补偿;输入一个已知频率的高频正弦信号至TIADC,得到三参数后分别计算各通道存在采样时刻失配和带宽失配的正弦输出的幅度值和相位值;估算得到通道带宽和带宽失配导致的相位值和采样时刻失配引起的相位值;分别采用可调延迟线和分数延时滤波器进行相位调节,以补偿采样时刻失配和带宽失配引起的相位误差。本发明可对TIADC中存在的各类失配所引起的误差实现精确的估计和补偿,同时不受通道数目限制,具有很好的有效性、广泛性和实用性。
-
公开(公告)号:CN110401445A
公开(公告)日:2019-11-01
申请号:CN201910609894.7
申请日:2019-07-08
Applicant: 东南大学
Abstract: 本发明公开了一种低硬件开销的TIADC系统采样时刻失配数字后台校准方法。在拉格朗日内插基础上实现重构滤波器来对采样时刻失配进行补偿。通过简化内插系数的多项表达式,本发明提出的架构相较其他完美重构方法节省了约41%的乘法器另外加法器数量也大大减少。在四通道800MSPS 12-bit TIADC系统进行仿真验证,结果显示在0.4fs输入信号带宽内TIADC系统能获得至少72dB的SNDR。由于校准算法的全数字实现特征,极其适合运用在FPGA或DSP设备实现数据后处理。同时在高速多通道的TIADC系统中,大大减少的乘法器和加法器数量更容易在片内集成,在不同先进工艺节点之间的转换也更加灵活。
-
公开(公告)号:CN108494402A
公开(公告)日:2018-09-04
申请号:CN201810207249.8
申请日:2018-03-14
Applicant: 东南大学
Abstract: 本发明公开了一种基于正弦拟合的TIADC系统误差估计和补偿方法,包括:输入一个已知频率的低频正弦信号至TIADC,求解三个参数的估算值并计算出各通道正弦输出的幅度和偏置;得到其余各通道的增益失配和失调失配和计算以完成补偿;输入一个已知频率的高频正弦信号至TIADC,得到三参数后分别计算各通道存在采样时刻失配和带宽失配的正弦输出的幅度值和相位值;估算得到通道带宽和带宽失配导致的相位值和采样时刻失配引起的相位值;分别采用可调延迟线和分数延时滤波器进行相位调节,以补偿采样时刻失配和带宽失配引起的相位误差。本发明可对TIADC中存在的各类失配所引起的误差实现精确的估计和补偿,同时不受通道数目限制,具有很好的有效性、广泛性和实用性。
-
公开(公告)号:CN108471313B
公开(公告)日:2021-07-02
申请号:CN201810198357.3
申请日:2018-03-12
Applicant: 东南大学
Abstract: 本发明公开了一种基于数模混合信号的TIADC系统校准方法,包括:对通道间失调和增益失配进行校准,包括:对于失调和增益失配分别得到待校准通道输出和参考通道输出;采用LMS迭代算法分别收敛得到对于失调误差系数和增益失配系数的估算,及分别减去获得待校准通道的输出;对采样时刻失配进行校准,包括:先校准与参考通道相差相位的通道,计算出该通道时间误差,以计算出的互相关函数差值的平均值作为时间误差估计值,提取输入信号在电压域完成校准;利用改进的LMS迭代式,得出其余通道的采样时刻失配误差,及计算以进行补偿完成校准。本发明有效提高了TIADC的SNR、SFDR等系统动态指标,同时具备较低的计算复杂度和硬件开销,易于集成。
-
公开(公告)号:CN108471313A
公开(公告)日:2018-08-31
申请号:CN201810198357.3
申请日:2018-03-12
Applicant: 东南大学
Abstract: 本发明公开了一种基于数模混合信号的TIADC系统校准方法,包括:对通道间失调和增益失配进行校准,包括:对于失调和增益失配分别得到待校准通道输出和参考通道输出;采用LMS迭代算法分别收敛得到对于失调误差系数和增益失配系数的估算,及分别减去获得待校准通道的输出;对采样时刻失配进行校准,包括:先校准与参考通道相差相位的通道,计算出该通道时间误差,以计算出的互相关函数差值的平均值作为时间误差估计值,提取输入信号在电压域完成校准;利用改进的LMS迭代式,得出其余通道的采样时刻失配误差,及计算以进行补偿完成校准。本发明有效提高了TIADC的SNR、SFDR等系统动态指标,同时具备较低的计算复杂度和硬件开销,易于集成。
-
公开(公告)号:CN107809247A
公开(公告)日:2018-03-16
申请号:CN201710902634.X
申请日:2017-09-29
Applicant: 东南大学-无锡集成电路技术研究所 , 北京临近空间飞行器系统工程研究所
IPC: H03M1/10
CPC classification number: H03M1/1095 , H03M2201/657
Abstract: 本发明公开了一种高速高精度ADC动态输入输出特性曲线的快速测试方法。针对高速高精度ADC,本测试方法首先同时采用第一类和第二类切比雪夫多项式对其动态输入输出特性曲线建模,并由此得到输出码值与模拟输入值的关系。随后基于该模型利用高频正弦信号输入下采集的ADC输出数字码和已知的激励信号信息建立一组矩阵方程,并利用最小二乘拟合方法进行求解,最后快速获得拟合的动态输入输出特性曲线及对应的动态INL估算结果。该测试方法避免了传统改进直方图采样点数多和相关频域估算ADC动态输入输出特性曲线测试方法中严格相干采样条件等问题,这些成果对于实现高速高精度ADC快速测试和验证具有十分重要的实用价值。
-
-
-
-
-
-