一种流水线ADC数字域增益校准方法

    公开(公告)号:CN112600557B

    公开(公告)日:2023-08-01

    申请号:CN202011487395.4

    申请日:2020-12-16

    Applicant: 东南大学

    Abstract: 本发明提供了一种流水线ADC数字域增益校准方法,该方法由流水线高级向低级依次校准,每一级校准首先将该级流水级的输入(Vin)从低到高依次选通所有比较器的阈值电平,每一次选通期间,使用数据选择器将阈值电平对应的两个相邻数字码作为DAC的输入,在DAC输入两种不同数字码的情况下比较该级和后级的总数字输出即可得到理想增益和实际增益的误差。再将所有选通期间的误差送入累加器,得到需要校正的误差平均值,最终通过可编程反馈电容的方式来调整MDAC电路的级间增益,从而减小。本发明针对流水线的极间增益误差,实现了使用数字域判断平均增益误差的功能。采用带可编程反馈电容阵列的开关电容电路,实现了减小平均增益误差的功能。

    一种流水线ADC数字域增益校准方法

    公开(公告)号:CN112600557A

    公开(公告)日:2021-04-02

    申请号:CN202011487395.4

    申请日:2020-12-16

    Applicant: 东南大学

    Abstract: 本发明提供了一种流水线ADC数字域增益校准方法,该方法由流水线高级向低级依次校准,每一级校准首先将该级流水级的输入(Vin)从低到高依次选通所有比较器的阈值电平,每一次选通期间,使用数据选择器将阈值电平对应的两个相邻数字码作为DAC的输入,在DAC输入两种不同数字码的情况下比较该级和后级的总数字输出即可得到理想增益和实际增益的误差。再将所有选通期间的误差送入累加器,得到需要校正的误差平均值,最终通过可编程反馈电容的方式来调整MDAC电路的级间增益,从而减小。本发明针对流水线的极间增益误差,实现了使用数字域判断平均增益误差的功能。采用带可编程反馈电容阵列的开关电容电路,实现了减小平均增益误差的功能。

Patent Agency Ranking