一种时间数字转换器及转换方法

    公开(公告)号:CN111077760A

    公开(公告)日:2020-04-28

    申请号:CN202010013954.1

    申请日:2020-01-07

    Applicant: 东南大学

    Abstract: 本发明公开了一种时间数字转换器及转换方法,时间数字转换器包括:延迟链模块,用于对反馈信号和参考时钟信号的误差进行量化,并在每个参考时钟信号的上升沿将量化值输出送至编码电路模块中;编码电路模块,用于对延迟链模块的输出进行处理,通过全数字逻辑电路将其转换成为固定位宽、有权位的小数。本发明结构和设计更简单,效率更高,可移植性更高,实现时芯片面积更小。

    一种时间数字转换器及转换方法

    公开(公告)号:CN111077760B

    公开(公告)日:2021-02-26

    申请号:CN202010013954.1

    申请日:2020-01-07

    Applicant: 东南大学

    Abstract: 本发明公开了一种时间数字转换器及转换方法,时间数字转换器包括:延迟链模块,用于对反馈信号和参考时钟信号的误差进行量化,并在每个参考时钟信号的上升沿将量化值输出送至编码电路模块中;编码电路模块,用于对延迟链模块的输出进行处理,通过全数字逻辑电路将其转换成为固定位宽、有权位的小数。本发明结构和设计更简单,效率更高,可移植性更高,实现时芯片面积更小。

    一种带有耦合分立振荡器的注入锁定分频器电路结构

    公开(公告)号:CN110518905A

    公开(公告)日:2019-11-29

    申请号:CN201910752166.1

    申请日:2019-08-15

    Applicant: 东南大学

    Abstract: 本发明公开了一种带有耦合分立振荡器的注入锁定分频器电路结构,属于射频无线接收机集成电路技术领域,具体为一种高频率,宽锁定范围的注入锁定分频器电路,该注入锁定分频器电路包括:一个电流源,两个耦合电感和晶体管组成的两个振荡器,信号注入部分,输出信号缓冲部分。本设计通过使用耦合电感提高了工作频率并且拓宽了锁定范围,通过选择合适的注入晶体管的尺寸以及直流偏置可以达到最佳的振荡频率,实现更宽的锁定范围,且不会增加芯片面积和直流功耗。

Patent Agency Ranking