一种三段式时间数字转换电路

    公开(公告)号:CN104333365B

    公开(公告)日:2017-06-09

    申请号:CN201410536431.X

    申请日:2014-10-11

    Applicant: 东南大学

    Abstract: 本发明公开了一种三段式时间数字转换(TDC)电路,时间间隔的测量由高段、中段和低段三部分分段量化完成。高段位TDC采用线性反馈移位寄存器(LFSR)结构,实现宽范围的测量;中段位TDC采用环形振荡器结构,通过均匀相位分辨搜寻高频时钟上升沿的位置,触发锁存信号和中段位计数信号,并用同步计数器完成中段测量;低段位环振TDC完成量化误差更精细的测量,采用与中段位相同的结构,并采用先译码后传输的方式。全部数据通过逻辑控制电路以二进制形式依次串行输出。相比传统的三段式TDC,本发明的TDC可以实现延迟单元复用,从而获得更优的架构设计及更小的版图面积。在相同的检测精度下,其产生的系统功耗明显降低,因此可应用于高速高精度的时间测量系统。

    一种三段式时间数字转换电路

    公开(公告)号:CN104333365A

    公开(公告)日:2015-02-04

    申请号:CN201410536431.X

    申请日:2014-10-11

    Applicant: 东南大学

    Abstract: 本发明公开了一种三段式时间数字转换(TDC)电路,时间间隔的测量由高段、中段和低段三部分分段量化完成。高段位TDC采用线性反馈移位寄存器(LFSR)结构,实现宽范围的测量;中段位TDC采用环形振荡器结构,通过均匀相位分辨搜寻高频时钟上升沿的位置,触发锁存信号和中段位计数信号,并用同步计数器完成中段测量;低段位环振TDC完成量化误差更精细的测量,采用与中段位相同的结构,并采用先译码后传输的方式。全部数据通过逻辑控制电路以二进制形式依次串行输出。相比传统的三段式TDC,本发明的TDC可以实现延迟单元复用,从而获得更优的架构设计及更小的版图面积。在相同的检测精度下,其产生的系统功耗明显降低,因此可应用于高速高精度的时间测量系统。

Patent Agency Ranking