无线调频广播信号数字中继IP核及收发信机

    公开(公告)号:CN105207710A

    公开(公告)日:2015-12-30

    申请号:CN201510511406.0

    申请日:2015-08-19

    CPC classification number: H04B7/15507 H04B7/005 H04H40/18 H04W16/26

    Abstract: 本发明涉及一种无线调频广播信号数字中继的IP核,其特征在于:无线传输系统由两个捷变射频芯片搭建的无线射频收发信机组成,收发信机一接收广播信号,然后由IP核一内对其进行多路功率均衡,加密,再把频谱搬移到闲置频段;收发信机二把频谱搬移回原来的频谱,频谱的两次搬移可实现已处理信号和接收信号的区分;收发信机二中的IP核二实现对信号的解密和时延均衡,实现对无线广播信号更好地处理与传输。本发明的优点是极大的简化了硬件电路设计的复杂程度,降低了成本,缩短了建设周期,克服了有线中继传输在布线上的局限性以及光纤传输建设成本高,周期长等问题,且IP核在一定程度上的用户修正以及可重复使用性,可以让用户使用更加方便。

    无线调频广播信号数字中继IP核装置及收发信机

    公开(公告)号:CN105207710B

    公开(公告)日:2019-02-01

    申请号:CN201510511406.0

    申请日:2015-08-19

    Abstract: 本发明涉及一种无线调频广播信号数字中继的IP核,其特征在于:无线传输系统由两个捷变射频芯片搭建的无线射频收发信机组成,收发信机一接收广播信号,然后由IP核一内对其进行多路功率均衡,加密,再把频谱搬移到闲置频段;收发信机二把频谱搬移回原来的频谱,频谱的两次搬移可实现已处理信号和接收信号的区分;收发信机二中的IP核二实现对信号的解密和时延均衡,实现对无线广播信号更好地处理与传输。本发明的优点是极大的简化了硬件电路设计的复杂程度,降低了成本,缩短了建设周期,克服了有线中继传输在布线上的局限性以及光纤传输建设成本高,周期长等问题,且IP核在一定程度上的用户修正以及可重复使用性,可以让用户使用更加方便。

    一种基于FPGA可重构的OFDM信噪比增强系统

    公开(公告)号:CN103997393A

    公开(公告)日:2014-08-20

    申请号:CN201410243251.2

    申请日:2014-06-03

    Applicant: 东华大学

    Abstract: 本发明涉及一种基于FPGA可重构的OFDM信噪比增强系统,包括发射端和接收端,发射端包括时钟生成模块、长短序列生成模块、快速傅里叶逆变换模块和循环前缀与峰值加窗处理模块;时钟生成模块用于生成时钟信号;长短序列生成模块用于形成长训练序列和短训练序列;快速傅里叶逆变换模块调用FPGA提供的IP核实现;循环前缀与峰值加窗处理模块中循环前缀处理为在计算出快速傅立叶逆变换样值后,将一个循环前缀加到样值前,形成一个循环的OFDM信号,峰值加窗处理为选择非线性的矩形窗函数与信号进行相乘。本发明采用FPGA实现,不再需要设计ASIC电路,并可提高系统集成度和可靠性,同时降低了实现的成本与难度。

Patent Agency Ranking